ZHCSYA5
May 2025
ADS117L14
,
ADS117L18
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性
5.6
时序要求
5.7
开关特性
5.8
时序图
5.9
典型特性
6
参数测量信息
6.1
失调电压误差测量
6.2
温漂测量
6.3
增益误差测量
6.4
增益漂移测量
6.5
NMRR 测量
6.6
CMRR 测量
6.7
PSRR 测量
6.8
SNR 测量
6.9
INL 误差测量
6.10
THD 测量
6.11
IMD 测量
6.12
SFDR 测量
6.13
噪声性能
7
详细说明
7.1
概述
7.2
功能方框图
7.3
特性说明
7.3.1
模拟输入(AINP、AINN)
7.3.1.1
输入范围
7.3.2
基准电压(REFP、REFN)
7.3.2.1
基准电压范围
7.3.3
时钟运行
7.3.3.1
时钟分频器
7.3.3.2
内部振荡器
7.3.3.3
外部时钟
7.3.4
上电复位 (POR)
7.3.5
VCM 输出电压
7.3.6
GPIO
7.3.7
调制器
7.3.8
数字滤波器
7.3.8.1
宽带滤波器
7.3.8.2
低延迟滤波器 (Sinc)
7.3.8.2.1
Sinc4 滤波器
7.3.8.2.2
Sinc4 + Sinc1 级联滤波器
7.3.8.2.3
Sinc3 滤波器
7.3.8.2.4
Sinc3 + Sinc1 滤波器
7.4
器件功能模式
7.4.1
复位
7.4.1.1
RESET 引脚
7.4.1.2
通过 SPI 寄存器进行复位
7.4.1.3
通过 SPI 输入模式进行复位
7.4.2
空闲和待机模式
7.4.3
断电
7.4.4
速度模式
7.4.5
同步
7.4.5.1
同步控制模式
7.4.5.2
启动/停止控制模式
7.4.6
转换开始延迟时间
7.4.7
校准
7.4.7.1
偏移校准寄存器
7.4.7.2
增益校准寄存器
7.4.7.3
校准过程
7.4.8
诊断
7.4.8.1
ERROR 引脚和 ERR_FLAG 位
7.4.8.2
SPI CRC
7.4.8.3
寄存器映射 CRC
7.4.8.4
ADC 误差
7.4.8.5
SPI 地址范围
7.4.8.6
SCLK 计数器
7.4.8.7
时钟计数器
7.4.8.8
帧同步 CRC
7.4.8.9
自检
7.4.9
帧同步数据端口
7.4.9.1
数据包
7.4.9.2
数据格式
7.4.9.3
STATUS_DP 标头字节
7.4.9.4
FSYNC 引脚
7.4.9.5
DCLK 引脚
7.4.9.6
DOUTx 引脚
7.4.9.7
DINx 引脚
7.4.9.8
时分多路复用
7.4.9.9
菊花链
7.4.9.10
DOUTx 时序
7.5
编程
7.5.1
硬件编程
7.5.2
SPI 编程
7.5.2.1
片选 (CS)
7.5.2.2
串行时钟 (SCLK)
7.5.2.3
串行数据输入 (SDI)
7.5.2.4
串行数据输出 (SDO)
7.5.3
SPI 帧
7.5.4
命令
7.5.4.1
写入寄存器命令
7.5.4.2
读取寄存器命令
7.5.5
SPI 菊花链
8
寄存器映射
9
应用和实施
9.1
应用信息
9.1.1
输入驱动器
9.1.2
抗混叠滤波器
9.1.3
基准电压
9.2
典型应用
9.2.1
设计要求
9.2.2
详细设计过程
9.2.3
应用曲线
9.3
电源相关建议
9.3.1
AVDD1 和 AVSS
9.3.2
AVDD2
9.3.3
IOVDD
9.3.4
CAPA 和 CAPD
9.4
布局
9.4.1
布局指南
9.4.2
布局示例
10
器件和文档支持
10.1
文档支持
10.1.1
相关文档
10.2
接收文档更新通知
10.3
支持资源
10.4
商标
10.5
静电放电警告
10.6
术语表
11
修订历史记录
12
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
RSH|56
MPQF191C
散热焊盘机械数据 (封装 | 引脚)
RSH|56
QFND762A
订购信息
zhcsya5_oa
zhcsya5_pm
7.4.4
速度模式
四种可编程速度模式可以在数据速率、噪声性能和功耗之间进行权衡。
表 7-7
展示了最大数据速率(OSR 为最小值)和标称时钟频率。对于不需要大信号带宽的应用,在更低速度模式下运行可以降低器件在较低带宽下的功耗。
表 7-7 数据速率和时钟频率
模式
时钟频率 (f
CLK
)
f
DATA
宽带滤波器
f
DATA
低延迟滤波器
最大速度
32.768MHz
512kSPS
1365.3kSPS
高速
25.6MHz
400kSPS
1066.6kSPS
中速
12.8MHz
200kSPS
533.3kSPS
低速
3.2MHz
50kSPS
133.3kSPS
速度模式由
GEN_CFG2
寄存器的 SPEED_MODE[1:0] 位进行编程。速度模式选择是通用设置,适用于所有通道。有关时钟频率容差,请参阅
节 5.3
。