ZHCSYA5 May 2025 ADS117L14 , ADS117L18
PRODUCTION DATA
同步控制模式在 START 引脚的上升沿使 ADC 通道同步。无论 START 是高电平还是低电平,转换都会继续。可向 START 引脚施加单个同步脉冲输入或连续时钟输入。
如图 7-26 所示,同步发生在第一个 START 上升沿。如果到下一个 START 上升沿的时间在 ±1/fCLK 窗口内是转换周期的 n 倍,则 ADC 不会重新同步(n = 1、2、3 等)。由于 ADC 转换周期等于 START 信号周期,因此不会发生重新同步。相反,如果 START 信号周期在一个 fCLK 周期内不 是转换周期的 n 倍,则 ADC 通道会重新同步。START 信号的时间周期没有限制。
图 7-26 展示了当 START 输入周期不等于转换周期的一倍多倍时的 ADC 重新同步情况。由于数字滤波器的处理时间,导致同步的 START 信号与产生的 FSYNC 输出信号之间存在时间差。该时间差随滤波器的 OSR 值而变化。