ZHCSYA5 May 2025 ADS117L14 , ADS117L18
PRODUCTION DATA
ADC 通道由 START 引脚同步或通过写入 SPI CONTROL 寄存器的 START 位进行同步。同步会将所有 ADC 通道的转换时间对齐到一起。如果通过 SPI 控制转换(使用启动/停止控制模式),则将 START 引脚保持在低电平,以避免与引脚发生争用。在 SPI 编程模式下,对地址范围为 08h 至 50h 的寄存器进行写入会导致所有通道同时重新启动。重新启动会导致与原始 START 信号失去同步。如有必要,重新同步 ADC 通道。
当使用值大于 1 的内部时钟分频器时,由于分频时钟信号的相位未知,ADC 同步对于 ADC 通道进行转换的时间具有不确定性。但是,ADC 通道仍然会同步在一起。为了避免同步不确定性,请使用 1 分频选项。
同步后,ADC 会等待数字滤波器稳定后才提供输出数据。等待时间等于滤波器延迟(有关滤波器延迟数据,请参阅数字滤波器 部分)。当通道的 OSR 值不同时,该器件会等待最慢 的数据通道稳定后才会开始帧同步输出信号。这种情况下,在较快通道的更新期间重复数据时,会设置较慢通道 DP_STATUS 字节的 RPT_DATA 位。ADC 有两种同步和控制模式:同步 和启动/停止 控制模式,每种模式具有特定的功能。在 SPI 编程模式下,通过 GEN_CFG2 寄存器的 START_MODE[1:0] 位对该模式进行编程。在硬件编程模式下,选择宽带滤波器模式后,便会强制进入同步控制模式。选择低延迟滤波器模式后,则会强制进入启动/停止控制模式。通过 SPI 操作不能使用同步控制模式。