ZHCSYA5 May 2025 ADS117L14 , ADS117L18
PRODUCTION DATA
图 9-1 显示了使用 THS4551 全差分输入信号驱动器时的输入抗混叠滤波器。此设计的目标是在 ADC 输入端使用抗混叠滤波器,以在调制器采样率 (fMOD) 下衰减带外信号。滤波器要求是在宽带滤波器模式下使用 OSR = 32 (fDATA = 400kHz) 在 fMOD 频率(高速模式下为 12.8MHz)下实现 90dB 衰减。其他滤波器设计目标包括信号通带内的平坦振幅响应和低群延迟误差。
表 9-1 列出了目标设计值和此设计中实现的实际值。
| 滤波器参数 | 目标值 | 实际值 |
|---|---|---|
| 电压增益 | 0dB | 0dB |
| 12.8MHz 下的混叠抑制 | 90dB | 90dB |
| –0.1dB 频率 | 250kHz | 260kHz |
| –3dB 频率 | 500kHz | 550kHz |
| 通带振幅峰值 | 20mdB | 12mdB |
| 群延迟线性度 | 0.1μs | 0.017μs |
| 滤波器和 ADC 的总噪声(165kHz 带宽) | 12μV | 11.8μV |