ZHCSYA5 May 2025 ADS117L14 , ADS117L18
PRODUCTION DATA
DCLK 引脚是从 DOUTx 引脚移出转换数据的帧同步端口位时钟输出信号。数据在 DCLK 下降沿更新并在 DCLK 上升沿读取。
DCLK 频率由可编程分频器从时钟输入信号获得。有关 CLK 和 DCLK 分频器的详细信息,请参阅 时钟运行 部分。DCLK 信号频率必须足以在一个转换周期内发送数据,否则数据将丢失。方程式 20 显示了如何计算八通道 ADS117L18 的最小 DCLK 频率。
其中:
例如,八通道 ADS117L18 的操作条件如下: fDATA = 200kSPS、TDM 比率 = 2(四个数据通路)、32 位数据包和最小 DCLK 频率 = 200kHz · 2 · 32 = 12.8MHz。DCLK 可以高于所需的最小值,在这种情况下,数据包位之后出现的额外位将被忽略。在四通道 ADS117L14 中,将 fDCLK 公式中的 TDM 比率(与数据通道数量有关)除以 2。当器件在菊花链模式下运行时,fDCLK 公式中的 TDM 比率将乘以菊花链中的器件数。
表 7-19 显示了 ADS117L18 中 CLK 和 DCLK 频率的其他示例。可使用 DCLK 和 CLK 分频器,根据速度模式、数据速率、TDM 比率和数据包大小提供所需的 ADC 和 DCLK 时钟频率。
| 速度模式 | 数据速率 (kSPS) | TDM 比率 | 数据包大小 | DCLK 最小值 (MHz) | CLKIN 输入 (MHz) | CLK 分频器(1) | ADC 时钟 (MHz) | DCLK 分频器(1) | DCLK 实际值 (MHz) |
|---|---|---|---|---|---|---|---|---|---|
| 最大值 | 1365.3 | 2 | 24 | 65.536 | 65.536 | 2 | 32.768 | 1 | 65.536 |
| 最大值 | 512 | 1 | 24 | 12.288 | 32.768 | 1 | 32.768 | 2 | 16.384 |
| 最大值 | 512 | 4 | 24 | 49.152 | 65.536 | 2 | 32.768 | 1 | 65.536 |
| 高 | 400 | 4 | 24 | 38.4 | 51.2 | 2 | 25.6 | 1 | 51.2 |
| 中 | 200 | 4 | 32 | 25.6 | 25.6 | 2 | 12.8 | 1 | 25.6 |
| 中 | 200 | 1 | 32 | 6.4 | 12.8 | 1 | 12.8 | 1 | 12.8 |
| 低 | 50 | 8 | 32 | 12.8 | 12.8 | 4 | 3.2 | 1 | 12.8 |