Produktdetails

Resolution (Bits) 20 Sample rate (max) (ksps) 1000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 21 Analog supply voltage (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 104.5 Digital supply (min) (V) 1.65 Digital supply (max) (V) 5.5
Resolution (Bits) 20 Sample rate (max) (ksps) 1000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 21 Analog supply voltage (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 104.5 Digital supply (min) (V) 1.65 Digital supply (max) (V) 5.5
VQFN (RGE) 24 16 mm² 4 x 4
  • Resolution: 20-Bits
  • High Sample Rate With No Latency Output:
    • ADS8900B: 1-MSPS
    • ADS8902B: 500-kSPS
    • ADS8904B: 250-kSPS
  • Integrated LDO Enables Low-Power, Single-Supply Operation
  • Low Power Reference Buffer with No Droop
  • Excellent AC and DC Performance:
    • SNR: 104.5-dB, THD: –125-dB
    • DNL: ±0.2-ppm, 20-Bit No-Missing-Codes
    • INL: ±1-ppm
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5-V to 5-V
  • Enhanced-SPI Digital Interface
    • Interface SCLK : 22-MHz at 1-MSPS.
    • Configurable Data Parity Output.
  • Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN
  • Resolution: 20-Bits
  • High Sample Rate With No Latency Output:
    • ADS8900B: 1-MSPS
    • ADS8902B: 500-kSPS
    • ADS8904B: 250-kSPS
  • Integrated LDO Enables Low-Power, Single-Supply Operation
  • Low Power Reference Buffer with No Droop
  • Excellent AC and DC Performance:
    • SNR: 104.5-dB, THD: –125-dB
    • DNL: ±0.2-ppm, 20-Bit No-Missing-Codes
    • INL: ±1-ppm
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5-V to 5-V
  • Enhanced-SPI Digital Interface
    • Interface SCLK : 22-MHz at 1-MSPS.
    • Configurable Data Parity Output.
  • Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN

The ADS8900B, ADS8902B, and ADS8904B (ADS890xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 20-bit successive-approximation-register (SAR) analog-to-digital converters (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS891xB (18-bit) and ADS892xB (16-bit) resolution variants.

The ADS89xxB boosts analog performance while maintaining high-resolution data transfer by using TI’s Enhanced-SPI feature. Enhanced-SPI enables ADS89xxB in achieving high throughput at lower clock speeds, there by simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies the host’s clocking-in of data there by making it ideal for applications involving FPGAs, DSPs. ADS89xxB is compatible with standard SPI Interface.

The ADS89xxB has an internal data parity feature which can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

The ADS8900B, ADS8902B, and ADS8904B (ADS890xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 20-bit successive-approximation-register (SAR) analog-to-digital converters (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS891xB (18-bit) and ADS892xB (16-bit) resolution variants.

The ADS89xxB boosts analog performance while maintaining high-resolution data transfer by using TI’s Enhanced-SPI feature. Enhanced-SPI enables ADS89xxB in achieving high throughput at lower clock speeds, there by simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies the host’s clocking-in of data there by making it ideal for applications involving FPGAs, DSPs. ADS89xxB is compatible with standard SPI Interface.

The ADS89xxB has an internal data parity feature which can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

Herunterladen Video mit Transkript ansehen Video

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 16
Top-Dokumentation Typ Titel Format-Optionen Datum
* Data sheet ADS890xB 20-Bit, High-Speed SAR ADCs With Integrated Reference Buffer, and Enhanced Performance Features datasheet (Rev. A) PDF | HTML 29 Jun 2017
Analog Design Journal Analog Design Journal: Issue 3 2024 21 Okt 2024
Circuit design Powering a dual-supply op amp circuit with one LDO (Rev. B) PDF | HTML 24 Sep 2024
Circuit design High-current battery monitor circuit: 0–10A, 0-10kHz, 18 bit (Rev. A) PDF | HTML 12 Sep 2024
Circuit design High-voltage battery monitor circuit: ±20V, 0–10kHz, 18-bit fully differential (Rev. B) PDF | HTML 11 Sep 2024
Analog Design Journal Impact of voltage reference noise on ADC ENOB and noise-free resolution PDF | HTML 10 Jun 2024
Application note Continuous Wave Doppler Signal Chain Designs for TI’s Ultrasound AFE (Rev. A) PDF | HTML 22 Mai 2024
Application note Attenuator Amplifier Design to Maximize the Input Voltage of Differential ADCs 14 Jun 2018
Technical article Take your ultrasound design to the next level PDF | HTML 08 Feb 2018
Application brief Improving Input Settling for Precision Data Converters 12 Dez 2017
Application brief Optimizing Data Transfer on High-Resolution, High-Throughput Data Converters 12 Dez 2017
Application brief Simplify Isolation Designs Using an Enhanced-SPI ADC Interface 11 Dez 2017
Technical article Powering up the performance of sensitive test and measurement systems PDF | HTML 17 Okt 2017
Application brief Dual Bipolar Power-Supply Considerations for Amplifiers 01 Aug 2017
Application note Improving Resolution of SAR ADC 14 Jun 2017
White paper Enabling Faster, Smarter, and More Robust Solutions for SAR ADSx With multiSPI 08 Nov 2016

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

ADS8900BEVM-PDK — ADS8900B Vollständiger Differenzeingang. 20 Bit, SAR-ADC – EVM-Leistungs-Demokit (PDK)

Das Leistungs-Demokit (Performance Demonstration Kit, PDK) des ADS8900B-Evaluierungsmoduls (EVM) ist eine Plattform zur Evaluierung der Leistung des ADS8900B-Successive-Approximation-Register-Analog-Digital-Wandlers (SAR ADC), bei dem es sich um einen Baustein mit vollständig differenziellem (...)

Benutzerhandbuch: PDF | HTML
Evaluierungsplatine

PSIEVM — Präzisions-Signalinjektor (PSI)-Evaluierungsmodul zum Testen der ADC-Leistung

Der Präzisions-Signalinjektor (PSI) ist eine Plattform zur Leistungsevaluierung der Analog-Digital-Wandler (Analog-to-Digital Converter, ADCs) mit Iterationsregister (Successive Approximation Register, SAR) Die Platine bietet ein verzerrungsarmes und rauscharmes 2-kHz-Eingangssignal zur Ansteuerung (...)

Benutzerhandbuch: PDF
GUI für Evaluierungsmodul (EVM)

SBAC170 Precision Signal Injector (PSI) GUI Installer

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Support-Software

TIDCDA6 ADS8900B IQ CAP EVM

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Simulationsmodell

ADS8900B PSpice Model

SBAM481.ZIP (5013 KB) - PSpice Model
Simulationsmodell

ADS8900B TINA-TI Reference Design

SBAM303.ZIP (91 KB) - TINA-TI Reference Design
Simulationsmodell

ADS8900B TINA-TI Transient Spice Model

SBAM302.ZIP (13 KB) - TINA-TI Spice Model
Simulationsmodell

ADS890XB IBIS Model (Rev. A)

SBAM305A.ZIP (16 KB) - IBIS Model
Berechnungstool

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Designtool

ADC-DAC-TO-VREF-SELECT-DESIGN-TOOL The ADC-TO-VREF-SELECT tool enables the pairing of TI ADCs, DACs, and series voltage references.

The ADC-TO-VREF-SELECT tool enables the pairing of TI analog-to-digital converters (ADCs) and series voltage references. Users can select an ADC device and the desired reference voltage, and the tool will list up to two voltage reference recommendations.
Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Simulationstool

PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool

PSpice® für TI ist eine Design- und Simulationsumgebung, welche Sie dabei unterstützt, die Funktionalität analoger Schaltungen zu evaluieren. Diese Design- und Simulationssuite mit vollem Funktionsumfang verwendet eine analoge Analyse-Engine von Cadence®. PSpice für TI ist kostenlos erhältlich und (...)
Simulationstool

TINA-TI — SPICE-basiertes analoges Simulationsprogramm

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
Benutzerhandbuch: PDF
Referenzdesigns

TIDA-01056 — Referenzdesign für 20-Bit-1-MSPS-DAQ zur Optimierung der Stromversorgungseffizienz bei gleichzeitige

Dieses Referenzdesign für Hochleistungs-Datenerfassungssysteme (Data Acquisition, DAQ) optimiert die Leistungsstufe, um den Stromverbrauch zu reduzieren und die Auswirkungen von EMI vom Schaltregler durch den Einsatz eines LMS3635-Q1-Abwärtswandlers zu minimieren.  Dieses Referenzdesign bietet (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-01054 — Multi-Rail-Leistungs-Referenzdesign zur Eliminierung von EMI-Effekten in Hochleistungs-DAQ-Systemen

Das Referenzdesign TIDA-01054 trägt mithilfe des LM53635-Abwärtswandlers zur Eliminierung der leistungsmindernden Auswirkungen von EMI auf Datenerfassungssysteme (DAQ) bei, die größer als 16 Bit sind. Der Abwärtswandler ermöglicht es Entwicklern, Stromversorgungslösungen in der Nähe des Signalwegs (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-01351 — Hochauflösendes echtes Rohdaten-Konvertierungs-Referenzdesign für Ultraschall-CW-Doppler mit hohem R

Dieses Referenzdesign ermöglicht eine CW-Signalumformung (Continuous Wave) für Ultraschallbildgebungssysteme (Ultraschallsysteme mit 64, 128, 192 und 256 Kanälen). Dieses Design bietet eine vollständig differenzielle, simultane 20-Bit-Abtastung mit echten Rohdaten, die zur Verarbeitung verfügbar (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-01057 — Referenzdesign Maximierung des dynamischen Signalbereichs für echten Differenzeingang von 10 Vpp bis

Dieses Referenzdesign wurde für hochleistungsfähige Datenerfassungssysteme (DAQ) entwickelt, um den Dynamikbereich von ADCs mit 20 Bit und Differenzeingang zu verbessern. Viele DAQ-Systeme benötigen die Messfähigkeit mit einem großen Gesamtbereich (Full Scale Range, FSR), um einen ausreichenden (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-01037 — 20-Bit, 1-MSPS-Isolator Optimiertes Referenzdesign für die Datenerfassung zur Maximierung von SNR un

TIDA-01037 ist ein Referenzdesign für die isolierte Datenerfassung mit 20 Bit und 1 MSPS an analogen Eingängen, das zwei verschiedene Isolatorbausteine verwendet, um den Rauschabstand (SNR) der Signalkette und die Abtastrate zu maximieren. Für Signale, die einen geringen Jitter erfordern, wie zum (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-01035 — 20-Bit-Referenzdesign für isolierte Datenerfassung mit optimiertem Jitter für maximalen SNR und Abta

TIDA-01035 ist ein Referenzdesign zur Datenerfassung mit isolierten Analog-Eingängen mit 20 Bit und 1 MSPS, das zeigt, wie die für digital isolierte Datenerfassungssysteme typischen Leistungsherausforderungen gelöst und optimiert werden können.
  • Verbessert erheblich die Leistung der AC-Signalkette (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIPD211 — 20 Bit, 1 MSPS, 4-Kanal-Design mit kleinem Formfaktor für Test- und Messanwendungen – Referenzdesign

Endgeräte wie SOC-Prüfgeräte für gemischte Signale, Speicherprüfgeräte, Batterieprüfgeräte, LCD-Prüfgeräte (Liquid-Crystal Display), Tischgeräte, kompakte digitale Karten, kompakte Stromversorgungskarten, Röntgen, MRT usw. erfordern mehrere, schnelle und simultane Abtastkanäle mit hervorragender (...)
Design guide: PDF
Schaltplan: PDF
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
VQFN (RGE) 24 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos