ZHCUAN9C February 2013 – November 2023 TAS2505 , TAS2505-Q1
表 3-1 显示了针对特定功能的可能引脚分配。例如,PLL 输入可编程到 4 个引脚中的任何一个(MCLK、BCLK、DIN、GPIO)。
| 1 | 2 | 3 | 4 | 5 | 6 | 7 | ||
|---|---|---|---|---|---|---|---|---|
| 引脚功能 | MCLK | BCLK | WCLK | DIN | GPIO /DOUT | SCLK | MISO | |
| A | PLL 输入 | S(2) | S(3) | E | S(4) | |||
| B | 编解码器时钟输入 | S(2)、D(5) | S(3) | S(4) | ||||
| C | I2S BCLK 输入 | S(3)、D | ||||||
| D | I2S BCLK 输出 | E(1) | ||||||
| E | I2S WCLK 输入 | E、D | ||||||
| F | I2S WCLK 输出 | E | ||||||
| G | I2S DIN | E、D | ||||||
| I | 通用输出 I | E | ||||||
| I | 通用输出 II | E | ||||||
| J | 通用输入 I | E | ||||||
| J | 通用输入 II | E | ||||||
| J | 通用输入 III | E | ||||||
| K | INT1 输出 | E | E | |||||
| L | INT2 输出 | E | E | |||||
| M | 次级 I2S BCLK 输入 | E | E | |||||
| N | 次级 I2S WCLK 输入 | E | E | |||||
| O | 次级 I2S DIN | E | E | |||||
| P | 次级 I2S BCLK 输出 | E | E | |||||
| Q | 次级 I2S WCLK 输出 | E | E | |||||
| R | 次级 I2S DOUT | E | ||||||
| S | 辅助时钟输出 | E | E |