ZHCADN6 January 2024 AM67 , AM67A , AM68 , AM68A , AM69 , AM69A , DRA821U , DRA821U-Q1 , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
Jacinto 7 系列处理器均具有相同的 UART IP,因此该系列不同处理器上 UART 的功能和使用方法基本相同。表 1-1 显示每个处理器总共有 11 个 UART 接口,其中一个在 WKUP 域中,一个在 MCU 域中,其余九个在 MAIN 域中。在所有域正常上电后,每个内核都可以通过软件访问其中的任何 UART。但在系统软件架构中,多个内核不应同时访问 UART。这可能会导致某些系统冲突,从而导致某个内核挂起。
| 实例 | 域 | ||
|---|---|---|---|
| WKUP | MCU | MAIN | |
| WKUP_UART0 | √ | - | - |
| MCU_UART0 | - | √ | - |
| UART0 | - | - | √ |
| UART1 | - | - | √ |
| UART2 | - | - | √ |
| UART3 | - | - | √ |
| UART4 | - | - | √ |
| UART5 | - | - | √ |
| UART6 | - | - | √ |
| UART7 | - | - | √ |
| UART8 | - | - | √ |
| UART9 | - | - | √ |