ZHCAAN5B January   2018  – July 2021 LF347 , LF353 , LM348 , MC1458 , TL022 , TL061 , TL062 , TL071 , TL072 , UA741

 

  1. 1引言
    1. 1.1 放大器基础知识
    2. 1.2 理想运算放大器模型
  2. 2同相放大器
    1. 2.1 闭环概念和简化
  3. 3反相放大器
    1. 3.1 闭环概念和简化
  4. 4简化运算放大器电路图
    1. 4.1 输入级
    2. 4.2 第二级
    3. 4.3 输出级
  5. 5运算放大器规格
    1. 5.1  绝对最大额定值和建议运行条件
    2. 5.2  输入失调电压
    3. 5.3  输入电流
    4. 5.4  输入共模电压范围
    5. 5.5  差分输入电压范围
    6. 5.6  最大输出电压摆幅
    7. 5.7  大信号差分电压放大系数
    8. 5.8  输入寄生元件
      1. 5.8.1 输入电容
      2. 5.8.2 输入电阻
    9. 5.9  输出阻抗
    10. 5.10 共模抑制比
    11. 5.11 电源电压抑制比
    12. 5.12 电源电流
    13. 5.13 单位增益下的压摆率
    14. 5.14 等效输入噪声
    15. 5.15 总谐波失真加噪声
    16. 5.16 单位增益带宽和相位裕度
    17. 5.17 稳定时间
  6. 6参考文献
  7. 7术语表
  8. 8修订历史记录

输出阻抗

不同的数据表列出了两种不同条件下的输出阻抗。一些数据表列出了闭环输出阻抗,而另一些数据表列出了开环输出阻抗,两者均由 Zo 表示。

Zo 被定义为输出端子与接地之间的小信号阻抗(请参阅《放大器、比较器和特殊功能》第 1-40 页)。数据表值的范围为 50Ω 至 200Ω。

相比发射极跟随器输出级,轨至轨输出运算放大器中使用的共发射极(双极)和共源极(CMOS)输出级具有更高的输出阻抗。

使用轨至轨输出运算放大器驱动重负载时,输出阻抗成为一个设计问题。如果负载主要是阻性负载,则输出阻抗将限制输出与电源轨的接近程度。如果负载为容性负载,则额外的相移将降低相位裕度。图 5-7 显示了在假设 Zo 主要是容性阻抗时输出阻抗如何影响输出信号。

GUID-9C655E13-9FC1-4BA1-BE74-566667E9FE3F-low.gif图 5-7 输出阻抗的影响