ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 保留 | SCLKP | SCLKO | 保留 | LRCLKFSO | |||
| R/W | R/W | R/W | R/W | R/W | |||
| 说明:R/W = 读取/写入;R = 只读;-n = 复位后的值 |
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 7-6 | 保留 | 保留 | ||
| 5 | SCLKP | R/W | 0 | SCLK 极性:该位设置反转 SCLK 模式。在反转 SCLK 模式下,DAC 假定 LRCLK 和 DIN 边沿与 SCLK 的上升沿对齐。通常假定它们与 SCLK 的下降沿对齐。 0:正常 SCLK 模式 |
| 4 | SCLKO | R/W | 0 | SCLK 输出使能:该位设置 SCLK 引脚方向以用于 I2S 控制器模式操作的输出。在 I2S 控制器模式下,PCM51xx 输出参考 SCLK 和 LRCLK,外部源设备根据这些时钟提供 DIN 信号。使用 P0-R32 寄存器编程 MCLK 的分频系数,以产生所需的 SCLK 频率(通常为 64 FS) 0:SCLK 是输入(I2S 目标模式) |
| 3-1 | 保留 | 保留 | ||
| 0 | LRKO | R/W | 0 | LRCLK 输出使能:该位设置 LRCLK 引脚方向以用于 I2S 控制器模式操作的输出。在 I2S 控制器模式下,PCM51xx 输出参考 SCLK 和 LRCLK,外部源设备根据这些时钟提供 DIN 信号。使用 P0-R33 寄存器编程 SCLK 的分频系数,以生成用于 LRCLK 的 1 FS 信号。 0:LRCLK 是输入(I2S 目标模式) |