ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
TAS3251 输出功率级不需要特定的上电序列,但建议在 PVDD 电源电压上电后将 RESET 保持为低电平至少 400ms。在栅极驱动电源电压 (GVDD_X) 和 VDD 电压高于欠压保护 (UVP) 电压阈值之前(参见本数据表的“电气特性”表),半桥的输出保持高阻抗状态。这允许内部电路通过对半桥输出启用弱下拉,同时启动输出电压的受控上升序列,从而给外部自举电容器充电。
图 7-18 功率级启动时序当 RESET 被释放以打开 TAS3251 时,FAULT 信号将输出低电平,AVDD 电压稳压器将启用。FAULT 将保持低电平,直到 AVDD 达到欠压保护 (UVP) 电压阈值(请参阅本数据表的“电气特性”表)。随后,预充电阶段开始,以稳定输入交流耦合电容器上的直流电压,然后输出功率级序列会斜升。