ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
TAS3251 器件需要系统时钟来操作数字内插滤波器和高级分段 DAC 调制器。系统时钟应用于 MCLK 输入端,最高支持 50MHz。TAS3251 器件系统时钟检测电路可自动检测系统时钟频率。支持常见的音频采样频率范围包括:32kHz、(44.1 – 48kHz)、(88.2 – 96kHz)。
括号内的值会在检测时被分组。例如,88.2kHz 和 96kHz 会被识别为双倍速率,而 32kHz、44.1kHz 和 48kHz 会识别为单倍速率,依此类推。
当检测到有效的 MCLK、SCLK 和 LRCK/FS 时,器件会自动配置时钟树和 PLL,以满足 miniDSP 的运行需求。
采样频率检测器还会自动为数字滤波器、Δ-Σ 调制器 (DSM) 和负电荷泵 (NCP) 设置时钟。表 7-1 展示了常见音频采样率的系统时钟频率示例。
此外,对于那些不属于标准音频时钟的 MCLK 频率(1MHz 和 50MHz 范围内),也可以通过直接配置 PLL 和时钟分频寄存器来获得支持。在目标模式下,需要通过 P0-R37 禁用自动时钟模式。此外,在某些配置过程中,如果外部时钟暂时不可用,或者引脚上提供的时钟信号无效,用户可能需要忽略时钟错误检测。器件的可编程性使其能够进入一种高级模式:在该模式下,器件充当时钟控制器,从一个非音频相关的时钟源生成并输出 LRCK/FS 与 SCLK,用来驱动主机串行端口。例如,可以利用 12MHz 的输入时钟来生成 44.1kHz [LRCK/FS] 和 2.8224MHz [SCLK]。
表 7-1 展示了系统时钟输入的时序要求。为了获得最佳性能,建议使用低相位抖动、低噪声的时钟源。如需了解 MCLK 时序要求,可参阅 节 6.11 部分。
| 采样 频率 | 系统时钟频率 (fMCLK) (MHz) | |||||
|---|---|---|---|---|---|---|
| 64 fS | 128 fS | 192 fS | 256 fS | 384 fS | 512 fS | |
| 8kHz | 请参阅 | 1.024 | 1.536 | 2.048 | 3.072 | 4.096 |
| 16kHz | 2.048 | 3.072 | 4.096 | 6.144 | 8.192 | |
| 32kHz | 4.096 | 6.144 | 8.192 | 12.288 | 16.384 | |
| 44.1kHz | 5.6488 | 8.4672 | 11.2896 | 16.9344 | 22.5792 | |
| 48kHz | 6.144 | 9.216 | 12.288 | 18.432 | 24.576 | |
| 88.2kHz | 11.2896 | 16.9344 | 22.5792 | 33.8688 | 45.1584 | |
| 96kHz | 12.288 | 18.432 | 24.576 | 36.864 | 49.152 | |