ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 保留 | SREF | 保留 | SDSP | ||||
| R/W | R/W | R/W | R/W | ||||
| 说明:R/W = 读取/写入;R = 只读;-n = 复位后的值 |
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 7-5 | 保留 | R/W | 保留 | |
| 4 | SREF | R/W | 0 | DSP 时钟源 - 此位选择内部 PLL 的源时钟。此位在时钟自动设置模式下被忽略并被覆盖。 0:PLL 基准时钟为 MCLK |
| 3 | 保留 | R/W | 保留 | |
| 2-0 | SDSP | R/W | 0 | DAC 时钟源 - 这些位选择 DSP 时钟分频器的源时钟。 000:控制器时钟(PLL/MCLK 和 OSC 自动选择) |