ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
串行音频接口端口是一个 3 线串行端口,传输的信号为 LRCK/FS(引脚 25)、SCLK(引脚 23)和 SDIN(引脚 24)。SCLK 是串行音频位时钟,用于将 SDIN 上的串行数据在时钟控制下传输到音频接口的串行移位寄存器中。串行数据在 SCLK 的上升沿传入 TAS3251 器件。当器件在 TDM 模式下运行时,LRCK/FS 引脚是串行音频左/右字时钟或帧同步。
| 格式 | 数据位 | 最大 LRCK/FS 频率 (kHz) | MCLK 速率 (fS) | SCLK 速率 (fS) |
|---|---|---|---|---|
| I2S/LJ/RJ | 32、24、20、16 | 高达 96 | 128 至 3072 (≤ 50MHz) | 64、48、32 |
| TDM/DSP | 32、24、20、16 | 高达 48 | 128 至 3072 | 125、256 |
| 96 | 128 至 512 | 125、256 |
TAS3251 器件需要 LRCK/FS 与系统时钟同步,但不要求 LRCK/FS 与系统时钟之间特定的相位关系。
如果 LRCK/FS 与系统时钟之间的关系变化超过 ±5 MCLK,则在一个采样周期内初始化内部操作,并将模拟输出强制保持在双极性零电平,直到 LRCK/FS 与系统时钟重新完成同步为止。
如果 LRCK/FS 与 SCLK 之间的关系连续超过 4 个 LRCK/FS 周期无效,器件将在一个采样周期内初始化内部操作,并将模拟输出强制保持在双极性零电平,直到 LRCK/FS 与 SCLK 重新完成同步为止。