ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
TAS3251 器件具备片上 PLL,并采用分数倍频来生成数字信号处理块所需的时钟频率。PLL 具有可编程性,能够在系统提供的各种时钟下运行。PLL 输入 (PLLCKIN) 支持 1MHz 至 50MHz 的时钟频率,并且可通过寄存器编程来生成所需采样率和高精度。
默认情况下启用 PLL。可以通过写入 P0-R4、D[0] 来启用 PLL。当 PLL 启用时,PLL 输出时钟 PLLCK 通过方程式 1 得出:

其中
R、J、D 和 P 可编程。J 是 K 的整数部分(小数点左侧的数字),而 D 是 K 的小数部分(小数点右侧的数字,假设精度为四位数)。