ZHCUAU5 march   2023 AM68A , AM69 , AM69A , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4VE-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VP-Q1 , TPS6594-Q1

 

  1.   PDN-3A、PDN-3B、PDN-3F 用户指南之使用 TPS6594133A-Q1 PMIC 为 Jacinto J784S4 或 J721S2 供电
  2.   商标
  3. 1简介
  4. 2处理器连接
    1. 2.1 电源映射
    2. 2.2 控制映射
  5. 3支持功能安全系统
    1. 3.1 达到 ASIL-B 系统要求
    2. 3.2 达到 ASIL-D 系统要求
  6. 4静态 NVM 设置
    1. 4.1  基于应用程序的配置设置
    2. 4.2  器件标识设置
    3. 4.3  BUCK 设置
    4. 4.4  LDO 设置
    5. 4.5  VCCA 设置
    6. 4.6  GPIO 设置
    7. 4.7  有限状态机 (FSM) 设置
    8. 4.8  中断设置
    9. 4.9  POWERGOOD 设置
    10. 4.10 其他设置
    11. 4.11 接口设置
    12. 4.12 多器件设置
    13. 4.13 看门狗设置
  7. 5可预配置的有限状态机 (PFSM) 设置
    1. 5.1 配置的状态
    2. 5.2 PFSM 触发条件
    3. 5.3 电源序列
      1. 5.3.1 TO_SAFE_SEVERE 和 TO_SAFE
      2. 5.3.2 TO_SAFE_ORDERLY 和 TO_STANDBY
      3. 5.3.3 ACTIVE_TO_WARM
      4. 5.3.4 ESM_SOC_ERROR
      5. 5.3.5 PWR_SOC_ERROR
      6. 5.3.6 MCU_TO_WARM
      7. 5.3.7 TO_MCU
      8. 5.3.8 TO_ACTIVE
      9. 5.3.9 TO_RETENTION
  8. 6应用示例
    1. 6.1 初始化
    2. 6.2 在不同状态之间切换:运行、仅 MCU 和保持
      1. 6.2.1 运行
      2. 6.2.2 仅 MCU
      3. 6.2.3 保持
    3. 6.3 进入和退出待机状态
    4. 6.4 进入和退出 LP_STANDBY 状态
  9. 7参考文献

LDO 设置

这些设置详细说明了 NVM 中存储的 LDO 电源轨电压、配置和监控。所有这些设置都可以在启动后通过 I2C 进行更改。一些设置(通常为使能位)也通过 PFSM 进行更改,如节 5.3 中所述。

节 5.3.8 序列完成后,对于所有 LDO,将 LDOx_EN 和 LDOx_VMON_EN 位置位,并将 LDOx_RV_SEL 位清零。首次上电时,LDO2 _BYPASS 为 0,但如果 PMIC 检测到 VCCA 以 3.3V 为中心,则变为 1。其他位保持不变,但仍可通过 I2C 进行访问。

表 4-4 LDO NVM 设置
寄存器名称 字段名称 TPS6594
说明
LDO1_CTRL LDO1_EN 0x0 禁用;LDO1 稳压器。
LDO1_SLOW_RAMP 0x0 LDO 输出从 0.3V 到 LDOn_VSET 的 90% 时的最大斜升转换率为 25mV/us
LDO1_PLDN 0x1 125Ω
LDO1_VMON_EN 0x0 禁用 OV 和 UV 比较器。
LDO1_RV_SEL 0x1 启用
LDO2_CTRL LDO2_EN 0x0 禁用;LDO2 稳压器。
LDO2_SLOW_RAMP 0x0 LDO 输出从 0.3V 到 LDOn_VSET 的 90% 时的最大斜升转换率为 25mV/us
LDO2_PLDN 0x1 125Ω
LDO2_VMON_EN 0x0 禁用;OV 和 UV 比较器。
LDO2_RV_SEL 0x1 启用
LDO3_CTRL LDO3_EN 0x0 禁用;LDO3 稳压器。
LDO3_SLOW_RAMP 0x0 LDO 输出从 0.3V 到 LDOn_VSET 的 90% 时的最大斜升转换率为 25mV/us
LDO3_PLDN 0x1 125Ω
LDO3_VMON_EN 0x0 禁用;OV 和 UV 比较器。
LDO3_RV_SEL 0x1 启用
LDO4_CTRL LDO4_EN 0x0 禁用;LDO4 稳压器。
LDO4_SLOW_RAMP 0x0 LDO 输出从 0.3V 到 LDOn_VSET 的 90% 时的最大斜升转换率为 25mV/us
LDO4_PLDN 0x1 125Ω
LDO4_VMON_EN 0x0 禁用;OV 和 UV 比较器。
LDO4_RV_SEL 0x1 启用
LDO1_VOUT LDO1_VSET 0x1c 1.80V
LDO1_BYPASS 0x0 线性稳压器模式。
LDO2_VOUT LDO2_VSET 0x3a 3.30V
LDO2_BYPASS 0x0 线性稳压器模式。
LDO3_VOUT LDO3_VSET 0x8 0.80V
LDO3_BYPASS 0x0 线性稳压器模式。
LDO4_VOUT LDO4_VSET 0x38 1.800 V
LDO1_PG_WINDOW LDO1_OV_THR 0x3 +5% / +50mV
LDO1_UV_THR 0x3 -5% / -50mV
LDO2_PG_WINDOW LDO2_OV_THR 0x3 +5% / +50mV
LDO2_UV_THR 0x3 -5% / -50mV
LDO3_PG_WINDOW LDO3_OV_THR 0x3 +5% / +50mV
LDO3_UV_THR 0x3 -5% / -50mV
LDO4_PG_WINDOW LDO4_OV_THR 0x3 +5% / +50mV
LDO4_UV_THR 0x3 -5% / -50mV