ZHCAES3B December 2024 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
处理器 CSIRX0 外设以 VDDA_CORE_CSIRX0(CSIRX0 核心电源)和 VDDA_1P8_CSIRX0(CSIRX0 1.8V 模拟电源)为基准(供电)。
建议在 CSI0_RXRCALIB(靠近处理器 RXRCALIB 引脚处)和 VSS 之间连接一个并联电阻器。有关建议电阻值和容差,请参阅处理器特定数据表。
有关 CSIRX0 的更多信息,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM625SIP/AM625-Q1/AM62Ax/AM62Px 定制电路板硬件设计 – CSI-2 功能
常见问题解答包含允许的数据通道和时钟通道交换相关信息。