ZHCAES3B December 2024 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
对于 MCSPI 接口,建议为 SPI 时钟输出信号 SPI0..2_CLK (MCSPI 0..2) 和 MCU_SPI0..1_CLK (MCU_MCSPI 0..1) 提供串联电阻 (22Ω),并且为之靠近处理器时钟输出引脚(处理器 MCSPI 配置为控制器),因为时钟输出用于重定时。
对于 MCASP 接口,建议为靠近处理器时钟输出引脚(处理器 MCASP 配置为时钟源)的发送时钟(发送位时钟)输出信号 MCASP0..2_ACLKX 和发送帧同步信号 MCASP0..2_AFSX 提供串联电阻 (22Ω),因为时钟输出用于重定时。
建议为针对 MCSPI 和 MCASP 接口配置的所有 IO 添加一个下拉 (10kΩ)(靠近所连器件的时钟输入引脚),以将所连器件保持在低电平状态(在某些情况下,时钟在低逻辑状态下停止或暂停,下拉选项与该逻辑状态一致)。
建议为接收器时钟(接收位时钟)输出信号 MCASP0..2_ACLKR 和接收帧同步信号 MCASP0..2_AFSR(靠近连接的器件)提供串联电阻器 (22Ω)。
对于许多处理器 IO(LVCMOS 或 SDIO),在复位期间和复位之后,IO 缓冲器 TX(输出)和 RX(输入)被禁用,并且内部拉电阻(上拉和下拉)被关闭。建议验证是否为 SPI 片选信号 SPI0..2_CS0..3 (MCSPI 0..2) 和 MCU_SPI0..1_CS0..3 (MCU MCSPI 0..1) 提供了外部拉电阻(10kΩ 或 47kΩ)(靠近所连器件)。建议向处理器添加拉电阻(10kΩ 或 47kΩ)和可悬空的所连器件信号(数据接口 - 数据输入、数据输出)(以防止所连器件输入悬空,直到由主机驱动)。
允许将两个 (x2) 或更多器件(通用时钟连接,不同的数据信号连接,同时工作)连接到 MCASP 接口。MCASP 可以被配置为使发送和接收部分与发送部分时钟同步操作,并发送帧同步信号。如果使用专用串行器,则所有目标器件的 BCLK 和帧同步需要相同,而如果使用 TDM,则不会出现问题。在定制电路板设计期间,需要考虑信号质量/信号反射的电势(从单个 MCASP 时钟输出驱动多个输入导致的信号反射)。