ZHCAES3B December 2024 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
运行处理器需要 MCU_OSC0 25MHz(强制)基准时钟。该时钟在内部用于生成处理器运行所需要的多个时钟。其他时钟输入取决于特定的终端设备或者实现的电路板功能。支持的时钟选项包括外部晶体 + 内部振荡器或外部 1.8V LVCMOS 方波数字时钟源。展频时钟(时钟输入)并非受支持的时钟选项。
如果连接到内部高频振荡器 (MCU_HFOSC0) 的 25MHz 外部晶体是内部处理器运行的时钟源,建议将用于实现振荡器电路的分立式负载电容器放置在靠近 MCU_OSC0_XI 和 MCU_OSC0_XO 引脚的位置。当实施基于晶体的振荡器时,建议遵循处理器特定数据表的 MCU_OSC0 晶体电路要求 表来选择负载电容器。负载电容器的电容值包括 PCB 电容。有关晶体和负载电容器的放置和布线,建议参阅处理器特定数据表的时钟布线指南、振荡器布线 部分。时钟路由指南“振荡器路由”将添加到处理器特定数据表的下个修订版中。
1.8V LVCMOS 时钟源可以用作处理器时钟源。当外部振荡器的时钟输出连接到 XI 输入(通过串联电阻)时,建议根据处理器特定数据表中的建议将 XO 接地。(处理器特定数据表中图 1.8V LVCMOS- 兼容时钟输入)中显示的逆变器旨在表示 LVCMOS 输出,其中 LVCMOS 输出可以是振荡器输出缓冲器,也可以是来自某些时钟分配器件的 LVCMOS 输出。不需要针对时钟源进行反相。下一版处理器特定数据表中添加了 MCU_OSC0 LVCMOS 数字时钟源要求。
有关 LVCMOS 时钟源(包括规格)的更多信息,请参阅以下常见问题解答:
在 XI 和 XO 信号路径上都实现了内部交流耦合电容,这些路径连接到形成方波的内部比较器。XI 引脚上相对于 XO 引脚的直流稳态条件允许比较器在器件的内部时钟树上产生干扰,并导致时钟电路执行不可预测的操作。不建议或不允许将直流输入连接到 XI。
有关时钟选择和时钟规格的信息,请参阅以下常见问题解答:
有关晶体 (MCU_OSC0) 启动时间的信息,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM625-Q1/AM625SIP 定制电路板硬件设计 — 有关晶体 (MCU_OSC0) 启动时间的问题
25MHz 是当前唯一所支持的晶体频率。有关支持的晶体频率和推荐的晶体参数的信息,请参阅处理器特定的数据表。
处理器特定数据表中包含 25MHz 晶体选型规格。当前数据表未定义 MCU_OSC0 LVCMOS 数字时钟源要求。这些要求可添加到下一版数据表中。目前请参阅 AM62Dx 或 AM62Px 数据表的 MCU_OSC0 LVCMOS 数字时钟源 部分。AM62x 的要求与之相同。
使用外部时钟 (LVCMOS) 振荡器作为处理器和 EPHY 的时钟源时,可以使用单个振荡器,也可以使用分离的(单独的)振荡器。如果使用单个振荡器,建议在连接到处理器和 EPHY 之前对时钟输出进行缓冲。
用于处理器和 EPHY 的单输出缓冲器(单 IC)或者用于处理器和 EPHY 的双输出或多输出缓冲器(单 IC),可用于将振荡器的时钟输出连接到处理器和 EPHY。
对于特定用例(使用时间敏感网络 (TSN) 的某些工业应用的要求),建议将单个输入和两个或更多输出(根据所使用的 EPHY 数量)缓冲器用于处理器和 EPHY。