ZHCAES3B December 2024 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
可以使用 3 输入“与运算”逻辑来实现附加器件 (EPHY) 复位。处理器的 GPIO 接口(在本地用于将 EPHY 复位)作为“与运算”逻辑“AND”门的一个输入端口进行连接,并配备了上拉电阻(10kΩ 或 47kΩ)(以支持启动过程),该电阻靠近“与运算”逻辑“与”门的输入端口,并且还提供了 0Ω 的电阻以隔离 GPIO 输出,以便进行测试或调试。AND 门的另外两个输入分别是 MAIN 域 POR(冷复位)状态输出 (PORz_OUT) 以及 MAIN 域热复位状态输出 (RESETSTATz)。
如果双输入“与运算”逻辑被视为 PORz_OUT(上电时的引脚搭接),或者 RESETSTATz 可作为其中一个输入连接,处理器 GPIO 输入作为另一个(第二个)输入连接。当使用了多个 EPHY 时 (x2),建议提供单独复位 EPHY 的配置。
根据 EPHY 复位输入极性,可以使用“与运算”逻辑输出端的上拉或下拉电阻 (10kΩ)。时钟有效后,EPHY 需要在重置状态下保持指定的最短时间。
如果处理器 MAIN 域热复位状态输出 (RESETSTATz) 直接用于复位 EPHY(所连器件),建议将 RESETSTATz 的 IO 电压电平与所连器件相匹配。建议使用电平转换器来匹配 IO 电平。如果选择了电阻分压器的理想值,则也可以使用电阻分压器进行电平转换。如果过高,EPHY 复位输入的上升和下降时间可能会很慢,从而引入过大延迟。如果使用电阻值过低的分压器,会导致处理器在正常运行时产生过多的稳态电流。