ZHCAES3B December 2024 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
处理器外设(UART、MCAN、MCSPI、MCASP、I2C)实现了 IOSET。建议在定制电路板设计中验证并使用正确的 IOSET。接口的时序闭合基于 IOSET。
该处理器系列支持 6(六)个(2(两)个符合 I2C 标准的失效防护开漏输出型 IO 缓冲器和 4(四)个 LVCMOS 缓冲器类型仿真开漏输出类型 IO)I2C 接口。支持的 I2C 接口包括 4 个 MAIN 域(LVCMOS IO 缓冲器用于模拟开漏输出型 IO)、1 个 MCU 域(符合 I2C 标准的开漏输出型 IO 缓冲器)和 1 个 WKUP 域(符合 I2C 标准的开漏输出型 IO 缓冲器)I2C 接口。
MCU_I2C0 和 WKUP_I2C0 接口是真正的开漏输出型 IO 缓冲器,具有失效防护且完全符合 I2C 规范(有关时序详细信息,请参阅 Philips I2C 总线规范版本 2.1)。
处理器系列包含多个控制器内部集成电路 (I2C) 控制器,每个控制器在本地主机(LH,AM62x 处理器)和通过 I2C 总线连接的任何 I2C 总线兼容器件之间提供接口。
每个 I2C 实例均可以配置为与 I2C 兼容的目标或控制器器件。I2C 接口可以通过专用的、符合 I2C 标准的开漏输出型 I/O 缓存器来实现,也可以通过标准的 LVCMOS I/O 缓存器来实现。与开漏 I/O 缓冲器关联的 I2C 实例支持 HS 模式(当 I/O 缓冲器在 1.8V 电压下运行时数据速率高达 3.4Mbps,但当 I/O 缓冲器工作电压为 3.3V 时数据速率最高为 400Kbps)。与 LVCMOS I/O 缓冲器关联的 I2C 实例可以支持快速模式(数据速率高达 400Kbps)。