ZHCAES3B December 2024 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
不需要引脚封装延迟。在训练过程中,每位校正可以补偿封装长度不匹配的情况。只要根据 AM62x、AM62Lx DDR 电路板设计和布局布线指南 应用手册中的偏移使板上的引脚对引脚匹配,训练就可以注意在字节通道和 ctrl/addr 信号上优化偏斜。
DDRSS 信号的引脚延迟相关说明已载于 TI.com 上 AM62x、AM62Lx DDR 电路板设计和布局布线指南(SPRAD06C – 2022 年 3 月 – 2025 年 3 月修订)应用手册的TI.com 网站上有关 AM62x、AM62Lx DDR 板的设计与布局指南(SPRAD06C - 2022 年 3 月 - 2025 年 3 月修订版)的应用说明中的封装延迟 部分。
本附录中提供的引脚延迟是从处理器芯片焊盘到处理器封装引脚测量的。
请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM625-Q1/AM624SIP:AM6254 LPDDR4 长度/延迟匹配