ZHCAEO8C March 2022 – March 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM62L
节 3.14 和节 3.15 列出了 DQ、DQS、CA 和 CLK 所需的互连延迟。列出的典型值 仅是建议值。任何最小值或最大值都是必需的。一个关键要求是确保 CK 延迟大于任何 DQS 延迟,请参阅 节 3.15 中的LP4_DRS3。建议 DQSx 延迟小于各自 BYTEx 中的 DQ 和 DM 延迟,请参阅 节 3.15 中的 LP4_DRS6。
考虑整个系统的延迟,从 SOC 芯片焊盘到 PCB,再到存储器封装的引脚。例如、为了满足网类别 DQSx 和 CK0 内的偏移,PCB 上的 P 和 N 差分布线长度需要对封装内的任何延迟不匹配进行偏移调整。请参阅 节 3.15 中的 LP4_DRS4 和 节 3.14 中的 LP4_ACRS3。请参阅 节 5 中相应的封装延迟。