제품 상세 정보

Output type HCSL, LVDS, LVPECL Output frequency (MHz) 1000 Stability (ppm) 50 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.1
Output type HCSL, LVDS, LVPECL Output frequency (MHz) 1000 Stability (ppm) 50 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.1
QFM (SIA) 8 12.25 mm² 3.5 x 3.5
  • Ultra-Low Noise, High Performance
    • Jitter: 90fs RMS Typical fOUT > 100MHz
    • PSRR: –70dBc, Robust Supply Noise Immunity
  • Flexible Output Format; User Selectable
    • LVPECL up to 1GHz
    • LVDS up to 900MHz
    • HCSL up to 400MHz
  • Total Frequency Tolerance of ±50ppm
  • System Level Features
    • Frequency Margining: Fine and Coarse
    • Internal EEPROM: User Configurable Default Settings
  • Other Features
    • Device Control: I2C
    • 3.3V Operating Voltage
    • Industrial Temperature Range (–40°C to +85°C)
    • 7mm × 5mm 8-Pin Package
    • Create a Custom Design Using the LMK61E2 With the WEBENCH Power Designer
  • Ultra-Low Noise, High Performance
    • Jitter: 90fs RMS Typical fOUT > 100MHz
    • PSRR: –70dBc, Robust Supply Noise Immunity
  • Flexible Output Format; User Selectable
    • LVPECL up to 1GHz
    • LVDS up to 900MHz
    • HCSL up to 400MHz
  • Total Frequency Tolerance of ±50ppm
  • System Level Features
    • Frequency Margining: Fine and Coarse
    • Internal EEPROM: User Configurable Default Settings
  • Other Features
    • Device Control: I2C
    • 3.3V Operating Voltage
    • Industrial Temperature Range (–40°C to +85°C)
    • 7mm × 5mm 8-Pin Package
    • Create a Custom Design Using the LMK61E2 With the WEBENCH Power Designer

The LMK61E2 device is an ultra-low jitter PLLatinum™ programmable oscillator with a fractional-N frequency synthesizer with integrated VCO that generates commonly used reference clocks. The outputs can be configured as LVPECL, LVDS, or HCSL.

The device features self start-up from on-chip EEPROM that is factory programmed to generate 156.25MHz LVPECL output. The device registers and EEPROM settings are fully programmable in-system through I2C serial interface. Internal power conditioning provide excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.

The device provides fine and coarse frequency margining options through I2C serial interface to support system design verification tests (DVT), such as standard compliance and system timing margin testing.

The LMK61E2 device is an ultra-low jitter PLLatinum™ programmable oscillator with a fractional-N frequency synthesizer with integrated VCO that generates commonly used reference clocks. The outputs can be configured as LVPECL, LVDS, or HCSL.

The device features self start-up from on-chip EEPROM that is factory programmed to generate 156.25MHz LVPECL output. The device registers and EEPROM settings are fully programmable in-system through I2C serial interface. Internal power conditioning provide excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.

The device provides fine and coarse frequency margining options through I2C serial interface to support system design verification tests (DVT), such as standard compliance and system timing margin testing.

다운로드 스크립트와 함께 비디오 보기 비디오

관심 가지실만한 유사 제품

open-in-new 대안 비교
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
LMK6C 활성 저지터, 고성능, BAW(벌크 탄성파) 고정 주파수 LVCMOS 오실레이터 Small package with BAW technology
LMK6D 활성 저지터, 고성능, BAW(벌크 탄성파) 고정 주파수 LVDS 오실레이터 Small package, improved performance, fixed-frequency LVDS oscillator with BAW technology
LMK6H 활성 저지터, 고성능, BAW(벌크 탄성파) 고정 주파수 HCSL 오실레이터 Small package, improved performance, fixed-frequency HCSL oscillator with BAW technology
LMK6P 활성 저지터, 고성능, BAW(벌크 탄성파) 고정 주파수 LVPECL 오실레이터 Small package, improved performance, fixed-frequency LVPECL oscillator with BAW technology

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
10개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet LMK61E2 Ultra-Low Jitter Programmable Oscillator With Internal EEPROM datasheet (Rev. C) PDF | HTML 2025/05/30
Technical article Clock tree fundamentals: finding the right clocking devices for your design PDF | HTML 2021/03/24
Application note Clocking for Medical Ultrasound Systems (Rev. A) PDF | HTML 2020/09/30
Technical article Step-by-step considerations for designing wide-bandwidth multichannel systems PDF | HTML 2019/06/04
Technical article Preparing for 5G applications: sync your multichannel JESD204B data acquisition sy PDF | HTML 2017/08/28
Application note Vibration and Shock Sensitivity: A Comparative Study of Oscillators 2017/01/11
Technical article Complete clock-tree solutions that make a hardware designer’s life easier PDF | HTML 2016/03/10
Technical article How to select an optimal clocking solution for your FPGA-based design PDF | HTML 2015/12/09
Application note Time Domain Jitter Measurement Consideration for Low-Noise Oscillators PDF | HTML 2015/10/05
Application note Frequency Margining Using TI's High Performance Programmable Oscillators 2015/10/02

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

LMK05028EVM — LMK05028 네트워크 클록 제너레이터 및 싱크로나이저 평가 모듈

LMK05028EVM은 LMK05028 네트워크 클록 제너레이터 및 싱크로나이저를 위한 평가 모듈입니다. 이 EVM은 장치 평가, 규정 준수 테스트 및 시스템 프로토타이핑에 활용할 수 있습니다.
LMK05028은 입력 원더와 지터 감쇠를 위한 프로그래머블 대역폭과 두 개의 디지털 PLL(DPLL)을 통합합니다. EVM에는 50-Ω 테스트 장비와 장치를 상호 작용하기 위한 클록 입력, 오실레이터 입력 및 클록 출력을 위한 SMA 커넥터가 포함되어 있습니다. 온보드 XO 및 TCXO 옵션을 사용하면 LMK05028을 자유 실행, 잠금 (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
평가 보드

LMK61E2EVM — LMK61E2EVM 초저지터 프로그래밍 가능 오실레이터 평가 모듈

The LMK61E2EVM evaluation modules provides a complete platform to evaluate the 90-fs RMS jitter performance and configurability of the Texas Instruments LMK61E2 Ultra-Low Jitter Programmable Differential Oscillator with integrated EEPROM and frequency margining capabilities.

The LMK61E2EVM can be (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
소프트웨어 프로그래밍 도구

SNAC074 LMK61xx Oscillator Programming Tool

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

지원 소프트웨어

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
시뮬레이션 모델

LMK61E2 IBIS MODEL

SLYM078.ZIP (16 KB) - IBIS Model
설계 툴

CLOCK-TREE-ARCHITECT — 클록 트리 아키텍트 프로그래밍 소프트웨어

클록 트리 아키텍트는 시스템 요구 사항에 따라 클록 트리 솔루션을 생성하여 설계 프로세스를 간소화하는 클록 트리 합성 툴입니다. 이 툴은 광범위한 클로킹 제품 데이터베이스에서 데이터를 가져와 시스템 수준의 다중 칩 클로킹 솔루션을 생성합니다.
설계 툴

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)

많은 TI 레퍼런스 설계에는 LMK61E2이(가) 포함됩니다.

레퍼런스 디자인 선택 툴을 사용하여 애플리케이션 및 매개 변수에 가장 적합한 설계를 검토하고 식별할 수 있습니다.

패키지 CAD 기호, 풋프린트 및 3D 모델
QFM (SIA) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상