제품 상세 정보

Number of input channels 3 Number of outputs 12 RMS jitter (fs) 100 Features 0 Delay Output frequency (min) (MHz) 0.22 Output frequency (max) (MHz) 2600 Output type LVCMOS, LVDS, LVPECL Input type LVCMOS, LVDS, LVPECL Supply voltage (min) (V) 3.15 Supply voltage (max) (V) 3.45 Operating temperature range (°C) -40 to 85
Number of input channels 3 Number of outputs 12 RMS jitter (fs) 100 Features 0 Delay Output frequency (min) (MHz) 0.22 Output frequency (max) (MHz) 2600 Output type LVCMOS, LVDS, LVPECL Input type LVCMOS, LVDS, LVPECL Supply voltage (min) (V) 3.15 Supply voltage (max) (V) 3.45 Operating temperature range (°C) -40 to 85
WQFN (NKD) 64 81 mm² 9 x 9
  • Ultralow RMS Jitter Performance
    • 100-fs RMS Jitter (12 kHz to 20 MHz)
    • 123-fs RMS Jitter (100 Hz to 20 MHz)
  • Dual-Loop PLLATINUM™ PLL Architecture
    • PLL1
      • Integrated Low-Noise Crystal Oscillator
        Circuit
      • Holdover Mode When Input Clocks are Lost
        • Automatic or Manual Triggering and
          Recovery
    • PLL2
      • Normalized 1-Hz PLL Noise Floor of
        –227 dBc/Hz
      • Phase Detector Rate Up to 155 MHz
      • OSCin Frequency-Doubler
      • Integrated Low-Noise VCO
      • VCO Frequency Ranges From 2370 MHz
        to 2600 MHz
  • Three Redundant Input Clocks With LOS
    • Automatic and Manual Switch-Over Modes
  • 50% Duty Cycle Output Divides, 1 to 1045 (Even
    and Odd)
  • LVPECL, LVDS, or LVCMOS Programmable
    Outputs
  • Precision Digital Delay, Fixed or Dynamically-
    Adjustable
  • 25-ps Step Analog Delay Control, Up to 575 ps
  • 1/2 Clock Distribution Period Step Digital Delay,
    up to 522 Steps
  • 13 Differential Outputs; up to 26 Single-Ended
    • Up to 5 VCXO and Crystal-Buffered Outputs
  • Clock Rates of Up to 2600 MHz
  • 0-Delay Mode
  • Three Default Clock Outputs at Power Up
  • Multi-Mode: Dual PLL, Single PLL, and Clock
    Distribution
  • Industrial Temperature Range: –40°C to +85°C
  • 3.15-V to 3.45-V Operation
  • Package: 64-Pin WQFN (9.0 × 9.0 × 0.8 mm)
  • Ultralow RMS Jitter Performance
    • 100-fs RMS Jitter (12 kHz to 20 MHz)
    • 123-fs RMS Jitter (100 Hz to 20 MHz)
  • Dual-Loop PLLATINUM™ PLL Architecture
    • PLL1
      • Integrated Low-Noise Crystal Oscillator
        Circuit
      • Holdover Mode When Input Clocks are Lost
        • Automatic or Manual Triggering and
          Recovery
    • PLL2
      • Normalized 1-Hz PLL Noise Floor of
        –227 dBc/Hz
      • Phase Detector Rate Up to 155 MHz
      • OSCin Frequency-Doubler
      • Integrated Low-Noise VCO
      • VCO Frequency Ranges From 2370 MHz
        to 2600 MHz
  • Three Redundant Input Clocks With LOS
    • Automatic and Manual Switch-Over Modes
  • 50% Duty Cycle Output Divides, 1 to 1045 (Even
    and Odd)
  • LVPECL, LVDS, or LVCMOS Programmable
    Outputs
  • Precision Digital Delay, Fixed or Dynamically-
    Adjustable
  • 25-ps Step Analog Delay Control, Up to 575 ps
  • 1/2 Clock Distribution Period Step Digital Delay,
    up to 522 Steps
  • 13 Differential Outputs; up to 26 Single-Ended
    • Up to 5 VCXO and Crystal-Buffered Outputs
  • Clock Rates of Up to 2600 MHz
  • 0-Delay Mode
  • Three Default Clock Outputs at Power Up
  • Multi-Mode: Dual PLL, Single PLL, and Clock
    Distribution
  • Industrial Temperature Range: –40°C to +85°C
  • 3.15-V to 3.45-V Operation
  • Package: 64-Pin WQFN (9.0 × 9.0 × 0.8 mm)

The LMK04816 device is the industry’s highest performance clock conditioner with superior clock jitter cleaning, generation, and distribution with advanced features to meet next generation system requirements. The dual-loop PLLATINUM architecture enables 111-fs RMS jitter (12 kHz to 20 MHz) using a low-noise VCXO module or sub-200-fs RMS jitter (12 kHz to 20 MHz) using a low-cost external crystal and varactor diode.

The dual-loop architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides a low-noise jitter cleaner function while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or the integrated crystal oscillator with an external tunable crystal and varactor diode. When used with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the tunable crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or tunable crystal used in PLL1.

The LMK04816 device is the industry’s highest performance clock conditioner with superior clock jitter cleaning, generation, and distribution with advanced features to meet next generation system requirements. The dual-loop PLLATINUM architecture enables 111-fs RMS jitter (12 kHz to 20 MHz) using a low-noise VCXO module or sub-200-fs RMS jitter (12 kHz to 20 MHz) using a low-cost external crystal and varactor diode.

The dual-loop architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides a low-noise jitter cleaner function while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or the integrated crystal oscillator with an external tunable crystal and varactor diode. When used with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the tunable crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or tunable crystal used in PLL1.

다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
5개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet LMK04816 Three Input Low-Noise Clock Jitter Cleaner With Dual Loop PLLs datasheet (Rev. C) PDF | HTML 2016/01/14
Application note AN-1939 Crystal Based Oscillator Design with the LMK04000 Family (Rev. A) 2013/04/26
User guide LMK04816 Low-Noise Clock Jitter Cleaner with Dual Loop PLLs 2012/07/02
User guide TSW3085EVM ACPR and EVM Measurements (TIDA-00076 Reference Guide) 2011/12/29
Design guide Clock Conditioner Owner's Manual 2006/11/10

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

LMK04816BEVAL — 3개 입력, 13개 출력, 듀얼 계단식 PLL 및 통합 2.5GHz VC를 지원하는 클록 지터 클리너

LMK04816은 차세대 시스템 요구 사항을 충족하는 고급 기능을 갖춘 탁월한 클록 지터 클리닝, 생성 및 분배를 갖춘 업계 최고 성능의 클록 컨디셔너입니다. 듀얼 루프 PLLatinum™ 아키텍처는 저비용 외부 크리스탈 및 버랙터 다이오드를 사용하여 저잡음 VCXO 모듈 또는 200fs rms 지터(12kHz~20MHz)를 사용하여 111fs rms 지터(12kHz~20MHz)를 지원합니다.

듀얼 루프 아키텍처는 두 개의 고성능 PLL(위상 동기 루프), 저잡음 크리스탈 오실레이터 회로 및 고성능 VCO(전압 제어 오실레이터)로 (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
소프트웨어 프로그래밍 도구

CODELOADER CodeLoader Device Register Programming v4.19.0

The CodeLoader 4 software is used to program the LMX PLLs and LMK timing devices through either the USB or line print terminal (LPT) port of a computer. This software also provides information on how to program the device by showing the bits that are actually sent.

Which software do I use?

Product

(...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

지원 소프트웨어

CLOCKDESIGNTOOL Clock Design Tool Software

The Clock Design Tool software helps with part selection, loop filter design and simulation of timing device solutions. When you enter desired output frequencies and a reference frequency (optional), the tool provides TI devices to meet the specified requirements, divider values and a recommended (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

지원 소프트웨어

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
시뮬레이션 모델

LMK04816 IBIS Model (Rev. C)

SNAM103C.ZIP (120 KB) - IBIS Model
설계 툴

CLOCK-TREE-ARCHITECT — 클록 트리 아키텍트 프로그래밍 소프트웨어

클록 트리 아키텍트는 시스템 요구 사항에 따라 클록 트리 솔루션을 생성하여 설계 프로세스를 간소화하는 클록 트리 합성 툴입니다. 이 툴은 광범위한 클로킹 제품 데이터베이스에서 데이터를 가져와 시스템 수준의 다중 칩 클로킹 솔루션을 생성합니다.
설계 툴

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
WQFN (NKD) 64 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상