ZHCSYD8 June 2025 DRV8363-Q1
ADVANCE INFORMATION
| 最小值 | 标称值 | 最大值 | 单位 | |||
|---|---|---|---|---|---|---|
| tCLK | SCLK 最小周期 |
100 | ns | |||
| tCLKH | SCLK 最短高电平时间 | 50 | ns | |||
| tCLKL | SCLK 最短低电平时间 | 50 | ns | |||
| tSU_SDI | SDI 输入数据设置时间 | 15 | ns | |||
| tH_SDI | SDI 输入数据保持时间 | 25 | ns | |||
| tD_SDO | SDO 输出数据延迟时间,CL = 20pF | SCLK 高电平至 SDO 有效,CL = 20pF | 0 | 50 | ns | |
| tSU_nSCS | nSCS 输入设置时间 | 25 | ns | |||
| tH_nSCS | nSCS 输入保持时间 | 25 | ns | |||
| tHI_nSCS | 低电平有效前的 nSCS 最短高电平时间 | 450 | ns | |||
| tACC_nSCS | nSCS 访问时间 | nSCS 低电平至 SDO 就绪 | 50 | ns | ||
| tDIS_nSCS | nSCS 禁用时间 | nSCS 高电平至 SDO 高阻抗 | 50 | ns | ||