ZHCSYD8 June   2025 DRV8363-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚功能 48 引脚 DRV8363-Q1 器件
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 建议运行条件
    3. 5.3 1pkg 热性能信息
    4. 5.4 电气特性
    5. 5.5 SPI 时序要求
    6. 5.6 SPI 时序图
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 三相 BLDC 栅极驱动器
        1. 6.3.1.1 PWM 控制模式
          1. 6.3.1.1.1 6x PWM 模式
          2. 6.3.1.1.2 带 INLx 启用控制的 3x PWM 模式
          3. 6.3.1.1.3 1x PWM 模式
        2. 6.3.1.2 栅极驱动架构
          1. 6.3.1.2.1 自举二极管
          2. 6.3.1.2.2 VCP 涓流电荷泵
          3. 6.3.1.2.3 栅极驱动器输出
          4. 6.3.1.2.4 无源和半有源下拉电阻器
          5. 6.3.1.2.5 TDRIVE 栅极驱动时序控制
          6. 6.3.1.2.6 传播延迟
          7. 6.3.1.2.7 死区时间和跨导保护
      2. 6.3.2 DVDD 线性稳压器
      3. 6.3.3 低侧电流检测放大器
        1. 6.3.3.1 单向电流检测操作
        2. 6.3.3.2 双向电流检测操作
      4. 6.3.4 栅极驱动器关断
        1. 6.3.4.1 DRVOFF 栅极驱动器关断
        2. 6.3.4.2 栅极驱动器关断时序
      5. 6.3.5 栅极驱动器保护电路
        1. 6.3.5.1  GVDD 欠压锁定 (GVDD_UV)
        2. 6.3.5.2  GVDD 过压故障 (GVDD_OV)
        3. 6.3.5.3  VDRAIN 欠压故障 (VDRAIN_UV)
        4. 6.3.5.4  VDRAIN 过压故障 (VDRAIN_OV)
        5. 6.3.5.5  VCP 欠压故障 (CP_OV)
        6. 6.3.5.6  BST 欠压锁定 (BST_UV)
        7. 6.3.5.7  MOSFET VDS 过流保护 (VDS_OCP)
        8. 6.3.5.8  MOSFET VGS 监测保护
        9. 6.3.5.9  VSENSE 过流保护 (SEN_OCP)
        10. 6.3.5.10 热关断 (OTSD)
        11. 6.3.5.11 热警告 (OTW)
        12. 6.3.5.12 OTP CRC
        13. 6.3.5.13 SPI 看门狗计时器
        14. 6.3.5.14 相位诊断
    4. 6.4 故障检测和响应汇总表(故障表)
    5. 6.5 器件功能模式
      1. 6.5.1 栅极驱动器功能模式
        1. 6.5.1.1 睡眠模式
        2. 6.5.1.2 运行模式
    6. 6.6 编程
      1. 6.6.1 SPI
      2. 6.6.2 SPI 格式
      3. 6.6.3 SPI 格式图
    7. 6.7 寄存器映射
      1. 6.7.1 状态寄存器
      2. 6.7.2 控制寄存器
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 48 引脚封装的典型应用
        1. 7.2.1.1 外部组件
      2. 7.2.2 应用曲线
    3. 7.3 布局
      1. 7.3.1 布局指南
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
    1.     封装选项附录
    2. 10.1 卷带包装信息

引脚功能 48 引脚 DRV8363-Q1 器件

DRV8363-Q1 DRV8363-Q1 封装 48 引脚 QFN(带有外露散热焊盘)顶视图图 4-1 DRV8363-Q1 封装 48 引脚 QFN(带有外露散热焊盘)顶视图
表 4-1 引脚功能 (48-QFN)
引脚I/O(1)说明
名称编号
GLC1O低侧栅极驱动器输出。连接到低侧功率 MOSFET 的栅极。
SLC2I低侧源极感测输入。连接到低侧功率 MOSFET 源极。
SPA3I低侧分流放大器输入。连接到低侧功率 MOSFET 源极和电流分流电阻器的高侧。
SNA4I电流检测放大器输入。连接到电流采样电阻的低侧。
SPB5I低侧分流放大器输入。连接到低侧功率 MOSFET 源极和电流分流电阻器的高侧。
SNB6I电流检测放大器输入。连接到电流采样电阻的低侧。
SPC7I低侧分流放大器输入。连接到低侧功率 MOSFET 源极和电流分流电阻器的高侧。
SNC8I电流检测放大器输入。连接到电流采样电阻的低侧。
DRVOFF9I高电平有效关断输入,用于下拉栅极驱动器输出 GHx 和 GLx。
AGND10PWR器件接地。
INHA11I高侧栅极驱动器控制输入。该引脚控制高侧栅极驱动器的输出。
INLA12I/O低侧栅极驱动器控制输入。该引脚控制低侧栅极驱动器的输出。
INHB13I高侧栅极驱动器控制输入。该引脚控制高侧栅极驱动器的输出。
INLB14I/O低侧栅极驱动器控制输入。该引脚控制低侧栅极驱动器的输出。
INHC15I高侧栅极驱动器控制输入。该引脚控制高侧栅极驱动器的输出。
INLC16I/O低侧栅极驱动器控制输入。该引脚控制低侧栅极驱动器的输出。
SDO17O串行数据输出。
SDI18I串行数据输入。
SCLK19I串行时钟输入。
nSCS20I串行芯片选择。
nSLEEP21I栅极驱动器 nSLEEP。当该引脚为逻辑低电平时,器件进入低功耗睡眠模式。
nFAULT22OD故障指示灯输出。该引脚在发生故障期间被拉至逻辑低电平,并且需要使用一个外部上拉电阻器。
VREF23PWR电流感测放大器的外部电压基准。
SOC24O电流检测放大器输出。
SOB25O电流检测放大器输出。
SOA26O电流检测放大器输出。
GND27PWR器件接地
DVDD28PWR3.3V / 5V LDO 输出。通过额定电压大于 10V 的陶瓷电容器连接到相邻的 GND。
ASCIN29IASC 外部触发引脚。当该引脚为逻辑高电平时,器件会导通全部三个低侧或高侧栅极。
GVDD30PWR栅极驱动器电源输出。在 GVDD 和 GND 引脚之间连接外部稳压 10V-15V 电源及具有 GVDD 额定值的陶瓷电容器。
NC31NC未连接。保持引脚悬空。
CPTL32PWR涓流电荷泵开关节点。在 CPTL 引脚和 CPTH 引脚之间连接一个电荷泵飞跨电容器。
CPTH33PWR涓流电荷泵开关节点。在 CPTL 引脚和 CPTH 引脚之间连接一个电荷泵飞跨电容器。
VCP34PWR涓流电荷泵存储电容器。在 VCP 引脚和 VDRAIN 引脚之间连接一个陶瓷电容器。
VDRAIN35PWR高侧漏极感测和电荷泵电源输入。
BSTA36O自举输出引脚。在 BSTA 和 SHA 间连接一个自举电容器
SHA37I高侧源极感测输入。连接到高侧功率 MOSFET 源极。
GHA38O高侧栅极驱动器输出。连接到高侧功率 MOSFET 的栅极。
GLA39O低侧栅极驱动器输出。连接到低侧功率 MOSFET 的栅极。
SLA40I低侧源极感测输入。连接到低侧功率 MOSFET 源极。
SLB41I低侧源极感测输入。连接到低侧功率 MOSFET 源极。
GLB42O低侧栅极驱动器输出。连接到低侧功率 MOSFET 的栅极。
GHB43O高侧栅极驱动器输出。连接到高侧功率 MOSFET 的栅极。
SHB44I高侧源极感测输入。连接到高侧功率 MOSFET 源极。
BSTB45O自举输出引脚。在 BSTB 和 SHB 间连接一个自举电容器
BSTC46O自举输出引脚。在 BSTC 和 SHC 间连接一个自举电容器
SHC47I高侧源极感测输入。连接到高侧功率 MOSFET 源极。
GHC48O高侧栅极驱动器输出。连接到高侧功率 MOSFET 的栅极。
信号类型:I = 输入;O = 输出;I/O = 输入或输出;PWR = 电源