ZHCADB2A November   2023  – May 2025 MSPM0C1104 , MSPM0G3507 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1306 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1MSPM0 产品系列概述
    1. 1.1 简介
    2. 1.2 Renesas RL78 MCU 与 MSPM0 MCU 的产品系列比较
  5. 2生态系统和迁移
    1. 2.1 生态系统比较
      1. 2.1.1 MSPM0 软件开发套件 (MSPM0 SDK)
      2. 2.1.2 MSPM0 支持的 IDE
      3. 2.1.3 SysConfig
      4. 2.1.4 调试工具
      5. 2.1.5 LaunchPad™
    2. 2.2 迁移过程
      1. 2.2.1 第 1 步:选择合适的 MSPM0 MCU
      2. 2.2.2 步骤 2.设置 IDE 和 CCS 简介
        1. 2.2.2.1 设置 IDE
        2. 2.2.2.2 CCS 简介
      3. 2.2.3 第 3 步:设置 MSPM0 SDK 和 MSPM0 SDK 简介
        1. 2.2.3.1 设置 MSPM0 SDK
        2. 2.2.3.2 SDK 简介
      4. 2.2.4 第 4 步:软件评估
      5. 2.2.5 步骤 5.PCB 板设计
      6. 2.2.6 步骤 6.大规模生产
    3. 2.3 示例
  6. 3内核架构比较
    1. 3.1 CPU
    2. 3.2 嵌入式存储器比较
      1. 3.2.1 闪存功能
      2. 3.2.2 闪存组织
        1. 3.2.2.1 闪存区域
        2. 3.2.2.2 MSPM0 的 NONMAIN 存储器
        3. 3.2.2.3 RL78 的闪存寄存器
      3. 3.2.3 嵌入式 SRAM
    3. 3.3 上电和复位总结和比较
    4. 3.4 时钟总结和比较
      1. 3.4.1 振荡器
        1. 3.4.1.1 MSPM0 振荡器
      2. 3.4.2 时钟信号比较
    5. 3.5 MSPM0 工作模式总结和比较
      1. 3.5.1 工作模式比较
      2. 3.5.2 低功耗模式下的 MSPM0 功能
      3. 3.5.3 进入低功耗模式
      4. 3.5.4 低功耗模式代码示例
    6. 3.6 中断和事件比较
      1. 3.6.1 中断和异常
        1. 3.6.1.1 RL78 的中断管理
        2. 3.6.1.2 MSPM0 的中断管理
      2. 3.6.2 MSPM0 的事件处理程序
      3. 3.6.3 RL78 的事件链接控制器 (ELC)
      4. 3.6.4 事件管理比较
    7. 3.7 调试和编程比较
      1. 3.7.1 调试比较
      2. 3.7.2 编程模式比较
        1. 3.7.2.1 MSPM0 的引导加载程序 (BSL) 编程
        2. 3.7.2.2 RL78 的串行编程(使用外部器件)
  7. 4数字外设比较
    1. 4.1 通用 I/O(GPIO、IOMUX)
    2. 4.2 通用异步接收器/发送器 (UART)
    3. 4.3 串行外设接口 (SPI)
    4. 4.4 内部集成电路 (I2C)
    5. 4.5 计时器(TIMGx、TIMAx)
    6. 4.6 窗口化看门狗计时器 (WWDT)
    7. 4.7 实时时钟 (RTC)
  8. 5模拟外设比较
    1. 5.1 模数转换器 (ADC)
    2. 5.2 比较器 (COMP)
    3. 5.3 数模转换器 (DAC)
    4. 5.4 运算放大器 (OPA)
    5. 5.5 电压基准 (VREF)
  9. 6总结
  10. 7参考资料
  11. 8修订历史记录

时钟信号比较

不同的时钟信号可被分频,从而为其他时钟提供信号源并分配到多个外设上。

表 3-8 时钟信号比较
时钟说明 RL78 时钟 MSPM0 时钟
外部数字时钟输入 高频率 EXCLK (fEX) HFCLK_IN
低频率 EXCLKS (fEXS) LFCLK_IN
高频外部时钟 fMX HFCLK
低频外部时钟 fSUB (1) 选择 LFCLK_IN 和 LFXT
PLL 电路输出时钟 fPLL SYSPLLCLK0、SYSPLLCLK1、
SYSPLLCLK2x (2)
主系统时钟 fMAIN (3) MCLK、ULPCLK (4) (BUSCLK)
CPU/外设的高频时钟 fMAIN 或 fMP/n (5) 选择 HSCLK (6) 和 SYSOSC
CPU/外设的低频时钟 fSL LFCLK(固定 32kHz)
源 CPU fCLK CPUCLK
大多数外设硬件的时钟 fCLK MCLK、ULPCLK
高速外设的可用时钟 fMX、fIH、fMAIN、fPLL、fMP、fCLK MCLK
低速低功耗外设的可用时钟 fSUBfIL、fSL、fCLK ULPCLK
固定频率时钟 不适用 MFCLK:4MHz,与 MCLK 同步
MFPCLK:4MHz
fSUB 是可能来源于低频外部振荡器 (fXT) 或低频外部数字时钟输入 (EXCLKS) 的子系统时钟。
SYSPLLCLK2x 的速度是 PLL 输出速度的两倍,可进行分频。
RL78 的主系统时钟来源于 fMX 或 fHOCO/fIH
MSPM0 的主系统时钟来源于 LFCLK、HSCLK 或 SYSOSC。MCLK 是 PD1 的主系统时钟,源自 MCLK 的 ULPCLK 是 PD0 的主系统时钟。
fMP 是主系统或 PLL 选择时钟,n 可选择为 1、2、4…… 大多数 RL78 器件选择 fMAIN 作为 CPU/外设的高频时钟,一些 RL78 器件选择 fMP/n 作为 CPU/外设的高频时钟。
HSCLK 来源于 SYSPLL 或 HFCLK。
表 3-9 外设时钟源
外设 RL78 MSPM0
实时时钟 (RTC) fIH、fIL、fMX、fSUB、fCLK LFCLK(LFOSC、LFXT)
UART fCLK BUSCLK、MFCLK、LFCLK
SPI/CSI(简化的 SPI) fCLK BUSCLK、MFCLK、LFCLK
I2C fCLK BUSCLK、MFCLK
CAN fMX、fMP、fCLK PLLCLK1,HFCLK
ADC fCLK ULPCLK、HFCLK、SYSOSC
计时器 fHOCO、fIL、fMX、fSL、fPLL、fMP、fCLK、fTMKB2(1) BUSCLK、MFCLK、LFCLK
比较器 fPLL、fCLK ULPCLK
fTMKB2 时钟仅用于为 RL78 MCU 的 16 位计时器提供时钟源。