ZHCADB2A November 2023 – May 2025 MSPM0C1104 , MSPM0G3507 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1306 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
不同的时钟信号可被分频,从而为其他时钟提供信号源并分配到多个外设上。
| 时钟说明 | RL78 时钟 | MSPM0 时钟 | |
|---|---|---|---|
| 外部数字时钟输入 | 高频率 | EXCLK (fEX) | HFCLK_IN |
| 低频率 | EXCLKS (fEXS) | LFCLK_IN | |
| 高频外部时钟 | fMX | HFCLK | |
| 低频外部时钟 | fSUB (1) | 选择 LFCLK_IN 和 LFXT | |
| PLL 电路输出时钟 | fPLL | SYSPLLCLK0、SYSPLLCLK1、 SYSPLLCLK2x (2) |
|
| 主系统时钟 | fMAIN (3) | MCLK、ULPCLK (4) (BUSCLK) | |
| CPU/外设的高频时钟 | fMAIN 或 fMP/n (5) | 选择 HSCLK (6) 和 SYSOSC | |
| CPU/外设的低频时钟 | fSL | LFCLK(固定 32kHz) | |
| 源 CPU | fCLK | CPUCLK | |
| 大多数外设硬件的时钟 | fCLK | MCLK、ULPCLK | |
| 高速外设的可用时钟 | fMX、fIH、fMAIN、fPLL、fMP、fCLK | MCLK | |
| 低速低功耗外设的可用时钟 | fSUB、fIL、fSL、fCLK | ULPCLK | |
| 固定频率时钟 | 不适用 | MFCLK:4MHz,与 MCLK 同步 | |
| MFPCLK:4MHz | |||
| 外设 | RL78 | MSPM0 |
|---|---|---|
| 实时时钟 (RTC) | fIH、fIL、fMX、fSUB、fCLK | LFCLK(LFOSC、LFXT) |
| UART | fCLK | BUSCLK、MFCLK、LFCLK |
| SPI/CSI(简化的 SPI) | fCLK | BUSCLK、MFCLK、LFCLK |
| I2C | fCLK | BUSCLK、MFCLK |
| CAN | fMX、fMP、fCLK | PLLCLK1,HFCLK |
| ADC | fCLK | ULPCLK、HFCLK、SYSOSC |
| 计时器 | fHOCO、fIL、fMX、fSL、fPLL、fMP、fCLK、fTMKB2(1) | BUSCLK、MFCLK、LFCLK |
| 比较器 | fPLL、fCLK | ULPCLK |