ZHCAC35A May   2020  – January 2023 DS100BR111 , DS100BR210 , DS100BR410 , DS100DF410 , DS100KR401 , DS100KR800 , DS100MB203 , DS110DF111 , DS110DF1610 , DS110DF410 , DS125BR111 , DS125BR800A , DS125BR820 , DS125DF111 , DS125DF1610 , DS125DF410 , DS125MB203 , SN65LVCP114

 

  1.   利用适用于 10GbE 和其他 10Gbps 至 12.5Gbps 应用的以太网转接驱动器和以太网重定时器来扩大覆盖范围
  2.   商标
  3. 1引言
  4. 2利用信号调节实现高速完整性的优势
    1. 2.1 数据速率较高时的覆盖范围问题
    2. 2.2 信号调节作为经济实用的高速解决方案
  5. 3转接驱动器和重定时器的功能和利弊权衡
    1. 3.1 转接驱动器和重定时器的主要优缺点
    2. 3.2 使用链路预算来确定选择转接驱动器还是重定时器
  6. 4主要的 10GbE 及 40GbE 应用和标准
    1. 4.1 应用用例
    2. 4.2 IEEE802.3、OIF-CEI 和模块接口 10GbE 和 40GbE 标准
  7. 5选择合适的以太网转接驱动器或以太网重定时器
    1. 5.1 双通道信号调节器件
    2. 5.2 四通道信号调节器件
    3. 5.3 8 通道和 16 通道信号调节器件
  8. 6适用于信号调节器的相邻 10Gbps 至 12.5Gbps 接口
    1. 6.1 需要链路训练或突发数据支持的相邻协议
    2. 6.2 无需链路训练或突发数据支持的相邻协议
  9. 7总结
  10. 8修订历史记录

使用链路预算来确定选择转接驱动器还是重定时器

除了表 3-1 中所述的转接驱动器和重定时器的固有系统优势外,还可以通过评估所连 ASIC 之间的端到端链路预算来确定选择转接驱动器还是重定时器。在高速系统中,ASIC Rx 通常具有给定规格所需的均衡功能。当 ASIC 之间的 PCB 或电缆长度接近并开始超过 ASIC Rx EQ 的限制时,转接驱动器是理想的选择。当 ASIC 之间的插入损耗大大超过了 ASIC 的 Rx EQ 功能,因此以重定时器作为中间通道器件是必不可少的选择,这样可使整个通道覆盖范围扩大一倍。

以下示例说明了一种根据典型 10GbE 或 40GbE 背板应用的预期 ASIC 到 ASIC 链路预算来判断选择转接驱动器还是重定时器的实用方法。根据 IEEE802.3 附件 69 中的安装衰减限值和 IL 公式,这里生成了#T5142228-14 中所示的 IL 曲线。

GUID-89F86FEF-1979-4672-A81D-0FA3F948E103-low.gif图 3-2 10GBASE-KR 和 40GBASE-KR4 的插入损耗限制(IEEE802.3 附件 69,图 69B-5)

5GHz 时的最大 IL 为 25.19dB。考虑到这一点,当总链路接近并超过最大 IL 限制 (25.19dB) 时,可以考虑进行信号调节,如#T6264811-18 所示。

GUID-44DE03DF-11A4-426E-B22B-E6CF043D1E96-low.gif图 3-3 用于确定为 10GbE 背板应用选择转接驱动器还是重定时器的链路预算示例