ZHCSXL5 December 2024 AFE5401-EP
PRODUCTION DATA
可以通过 SEN(串行接口使能)、SCLK(串行接口时钟)、SDATA(串行接口数据)和 RESET 引脚组成的串行接口对不同的模式进行编程。SCLK 和 SDATA 具有一个接地的 150kΩ 下拉电阻器,SEN 具有一个连接至 DVDD18 的 150kΩ 上拉电阻器。当 SEN 为低电平时,支持将位串行移入器件中。当 SEN 处于有效状态(低电平)时,SDATA 串行数据位在每个 SCLK 上升沿锁存。当 SEN 为低电平时,串行数据位在每 24 个 SCLK 上升沿加载到寄存器中。当字长超过 24 位的倍数时,超出的位会被忽略。数据位可以在单个有效 SEN 脉冲内以 24 位字的倍数加载(在 SEN 下降沿后,内部计数器会对 24 个时钟组进行计数)。该接口可以在从 20MHz 到超低速的 SCLK 频率下工作,并且还可以在非 50% 的 SCLK 占空比下工作。数据位分为两个主要部分:寄存器地址(8 位,A[7:0])和数据(16 位,D[15:0])。