ZHCSXL5 December   2024 AFE5401-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  数字特性
    7. 5.7  时序要求:输出接口
    8. 5.8  时序要求:复位
    9. 5.9  时序要求:串行接口运行
    10. 5.10 典型特性
  7. 参数测量信息
    1. 6.1 时序要求:在输出串行化模式下
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 低噪声放大器 (LNA)
      2. 7.3.2 可编程增益放大器 (PGA)
      3. 7.3.3 抗混叠滤波器
      4. 7.3.4 模数转换器 (ADC)
      5. 7.3.5 数字增益
      6. 7.3.6 输入时钟分频器
      7. 7.3.7 数据输出串行化
      8. 7.3.8 设置模拟输入的输入共模电压
        1. 7.3.8.1 主要通道
        2. 7.3.8.2 辅助通道
    4. 7.4 器件功能模式
      1. 7.4.1 均衡器模式
      2. 7.4.2 数据输出模式
        1. 7.4.2.1 标头
        2. 7.4.2.2 测试图形模式
      3. 7.4.3 奇偶校验
      4. 7.4.4 待机模式和断电模式
      5. 7.4.5 利用数字滤波改善阻带衰减性能
        1. 7.4.5.1 2 倍抽取率模式
        2. 7.4.5.2 4 倍抽取率模式
      6. 7.4.6 诊断模式
      7. 7.4.7 信号链探头
    5. 7.5 编程
      1. 7.5.1 串行接口
      2. 7.5.2 寄存器初始化
        1. 7.5.2.1 寄存器写入模式
        2. 7.5.2.2 寄存器读取模式
      3. 7.5.3 CMOS 输出接口
        1. 7.5.3.1 同步和触发
    6. 7.6 寄存器映射
      1. 7.6.1 功能寄存器映射
      2. 7.6.2 寄存器说明
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 电源时序控制
      2. 8.3.2 电源去耦
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 修订历史记录
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 社区资源
    4. 10.4 商标
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

功能寄存器映射

表 7-23 展示了 AFE5401 寄存器的寄存器映射。

表 7-23 寄存器映射
寄存器位 15位 14位 13位 12位 11位 10位 9位 8位 7位 6位 5位 4位 3位 2位 1位 0
0 (00h)00000000000000REG_
READ_EN
SW_RST
1 (01h)00000STDBY00DECIMATE
_4_EN
DIV_REGDIV_FRCDECIMATE
_2_EN
DIV_ENSE_CLK_
MODE
GLOBAL_
PDN
2 (02h)TST_PAT_MODE000000DGPO0_MODEDGPO1_MODE000
3 (03h)000000TEMP_DATA
4 (04h)OUT_
BLANK_HIZ
OUT_
MODE_EN
DCLK_
INVERT
TEMP_
CONV_EN
TEMP_
SENS_EN
0000000OFF_BIN_
DATA_FMT
000
5 (05h)CUSTOM_PAT
6 (06h)0000000000000DIAG_REG
7 (07h)D_GPO_ENPARITY_
ODD
STAT_ ENDCP_INP_
EN
DCP_INP_PROGDIAG_
MODE_EN
0000FILTER_BWHEADER_MODE
8 (08h)C2_FIRDIG_GAIN_C1_FIR
9 (09h)C4_FIRC3_FIR
10 (0Ah)C6_FIRC5_FIR
15 (0Fh)00000FAST_
DGPO
0000000000
19 (13h)0OB_
DISABLE
STR_CTRL_CLKSTR_CTRL_DATA000000
21 (15h)DELAY_COUNT[23:16]SAMPLE_COUNT[23:16]
22 (16h)DELAY_COUNT[15:0]
23 (17h)SAMPLE_COUNT[15:0]
24 (18h)TRIG_FALLDSYNC1_
START_
LOW
0DSYNC_EN0COMP_DSYNC1[15:6]0
25 (19h)COMP_DSYNC1[5:0]00DSYNC2_LOW[23:16]
26 (1Ah)DSYNC2_LOW[15:0]
27 (1Bh)DSYNC1_HIGH
29 (1Dh)OFFSET_
DIS
0STAT_CH_SEL00STAT_CALC_CYCLE0000STAT_CH_
AUTO_SEL
30 (1Eh)0000000MULT_ENFILT_EN0000000
32 (20h)0000HEADER_CH1
33 (21h)CH_OUT_
DIS1
AUX_CH1_ENPDN_CH1INVERT_
CH1
00OFFSET_CH1
34 (22h)00MEAN_CH1
35 (23h)00NOISE_CH1
36 (24h)0000HEADER_CH2
37 (25h)CH_OUT_
DIS2
AUX_CH2_ENPDN_CH2INVERT_
CH2
00OFFSET_CH2
38 (26h)00MEAN_CH2
39 (27h)00NOISE_CH2
40 (28h)0000HEADER_CH3
41 (29h)CH_OUT_
DIS3
AUX_CH3_ENPDN_CH3INVERT_
CH3
00OFFSET_CH3
42 (2A)00MEAN_CH3
43(2B)00NOISE_CH3
44 (2Ch)0000HEADER_CH4
45 (2Dh)CH_OUT_
DIS4
AUX_CH4_ENPDN_CH4INVERT_
CH4
00OFFSET_CH4
46(2Eh)00MEAN_CH4
47(2Fh)00NOISE_CH4
65 (41h)00000TERM_INT_20K_AUX0000000000
69 (45h)TERM_INT_20K_LNALNA_GAINPGA_GAINEQ_EN000000
70 (46h)0HPL_EN000000000000VOUT_ON_ADC
71(47h)000000000000HIGH_
POW_LNA
EQ_
EN_LOW
_FC
00
100(64h)0HF_AFE_CLK_EN0000000000000