ZHCSXL5 December 2024 AFE5401-EP
PRODUCTION DATA
AFE5401-EP 是一款极低功耗、CMOS、单片、四通道、模拟前端 (AFE)。每个通道的信号路径包含一个差分低噪声放大器 (LNA),后跟一个与差分抗混叠滤波器串联的差分可编程增益放大器 (PGA)。抗混叠滤波器输出由基于开关电容器架构的 12 位流水线模数转换器 (ADC) 进行采样。每个 ADC 也可以通过片上缓冲器从 INIP_AUX、INIM_AUX 以差分方式驱动(从而绕过 LNA、PGA 和抗混叠滤波器)。
通道中的每个块均以最大 2VPP 的输出摆幅运行。每个 PGA 的可编程增益范围为 0dB 至 30dB,分辨率为 3dB。
输入信号由采样电路捕获后,样本将在时钟上升沿由流水线 ADC 内部的一系列低分辨率级依次进行转换。这些级的输出在一个数字逻辑块中组合形成最终的 12 位字,延迟为 10.5 个 tAFE_CLK 时钟周期。所有活动通道的 12 位字都进行多路复用,并作为并行 CMOS 电平输出。除了数据流外,还输出 CMOS 时钟 (DCLK)。数字接收器(如数字信号处理器 (DSP))必须使用该时钟来锁存 AFE 输出并行 CMOS 数据。