ZHCSXL5 December   2024 AFE5401-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  数字特性
    7. 5.7  时序要求:输出接口
    8. 5.8  时序要求:复位
    9. 5.9  时序要求:串行接口运行
    10. 5.10 典型特性
  7. 参数测量信息
    1. 6.1 时序要求:在输出串行化模式下
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 低噪声放大器 (LNA)
      2. 7.3.2 可编程增益放大器 (PGA)
      3. 7.3.3 抗混叠滤波器
      4. 7.3.4 模数转换器 (ADC)
      5. 7.3.5 数字增益
      6. 7.3.6 输入时钟分频器
      7. 7.3.7 数据输出串行化
      8. 7.3.8 设置模拟输入的输入共模电压
        1. 7.3.8.1 主要通道
        2. 7.3.8.2 辅助通道
    4. 7.4 器件功能模式
      1. 7.4.1 均衡器模式
      2. 7.4.2 数据输出模式
        1. 7.4.2.1 标头
        2. 7.4.2.2 测试图形模式
      3. 7.4.3 奇偶校验
      4. 7.4.4 待机模式和断电模式
      5. 7.4.5 利用数字滤波改善阻带衰减性能
        1. 7.4.5.1 2 倍抽取率模式
        2. 7.4.5.2 4 倍抽取率模式
      6. 7.4.6 诊断模式
      7. 7.4.7 信号链探头
    5. 7.5 编程
      1. 7.5.1 串行接口
      2. 7.5.2 寄存器初始化
        1. 7.5.2.1 寄存器写入模式
        2. 7.5.2.2 寄存器读取模式
      3. 7.5.3 CMOS 输出接口
        1. 7.5.3.1 同步和触发
    6. 7.6 寄存器映射
      1. 7.6.1 功能寄存器映射
      2. 7.6.2 寄存器说明
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 电源时序控制
      2. 8.3.2 电源去耦
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 修订历史记录
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 社区资源
    4. 10.4 商标
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

除非另有说明,最小值和最大值适用于 TA = –40°C 至 TJ = +125°C 的整个温度范围、DRVDD = 3.3V、AVDD3 = 3.3V、AVDD18 = 1.8V、DVDD18 = 1.8V、–1dBFS 模拟输入与 0.1µF 电容器交流耦合、AFE_CLK = 25MHz、LNA 增益 = 15dB、PGA 增益 = 0dB、默认模式和 50% 占空比下的差分输入时钟。典型值为 TNOM = +25°C 条件下的值。
参数测试条件最小值典型值最大值单位
完整通道特性
INIP 和 INIM 上的最大差分输入信号振幅LNA 增益 = 12dB0.5VPP
LNA 增益 = 15dB(默认)0.35
LNA 增益 = 16.5dB0.3
LNA 增益 = 18dB0.25
从每个输入到内部直流偏置电平的输入电阻默认值1 ± 20%
TERM_INT_20K_LNA/TERM_INT_20K_AUX = 110 ± 20%
CI输入电容差分输入电容5.5pF
VVCMVCM 输出电压VCM 引脚上的电压1.45V
VCM 输出电流能力对于 VCM 电压的 50mV 压降3mA
增益匹配通道间和器件间0.151dB
EG增益误差PGA 增益 = 30dB±0.6±1.4dB
EO偏移误差PGA 增益 = 30dB,1Σ 值±120LSB
输入参考噪声电压fIN = 3MHz,空闲通道,PGA 增益 = 30dB(默认)2.93.8nV/√Hz
fIN = 3MHz,空闲通道,PGA 增益 = 30dB
(HIGH_POW_LNA 模式)
2.5
SNR信噪比fIN = 3MHz,主通道6567.7dBFS
fIN = 3MHz,辅助通道69.2
SFDR无杂散动态范围FIN = 3MHz,主通道(默认)5766dBc
fIN = 3MHz,主通道(HPL_EN 模式)74
THD总谐波失真fIN = 3MHz,主通道5665dBc
IMD互调失真fIN1 = 1.5MHz,fIN2 = 2MHz,AIN1 和 AIN2 = –7dBFS83dBFS
PSRR电源抑制比对于 AVDD18 上高达 10MHz 的 50mVPP 信号,模拟输入端未施加输入> 50dB
ADC 的位数12
串扰,主通道到主通道干扰源通道:fIN = 2MHz,比 ADC 满量程低 1dB。
受扰通道:fIN = 3MHz,比 ADC 满量程低 1dB。
70dB
最大通道增益LNA 增益 = 18dB,PGA 增益 = 30dB48dB
最小通道增益LNA 增益 = 12dB,PGA 增益 = 0dB12dB
PGA 增益分辨率3dB
PGA 增益范围最大 PGA 增益 – 最小 PGA 增益30dB
辅助通道的差分输入电压范围2VPP
抗混叠滤波器(三阶椭圆)
fC3dB 滤波器转角频率FILTER_BW = 0(默认)8MHz
FILTER_BW = 17
FILTER_BW = 210.5
FILTER_BW = 312
3dB 滤波器转角频率容差适用于所有 FILTER_BW 设置±5%
ATT2FC滤波器衰减2 × fC30dBc
ATTSTPBND阻带衰减 (fIN > 2.25 × fC)40
RPPSBND通带纹波1.5dB
POWER
每通道的总内核功率空闲通道,不包括 DRVDD 电源64mW
IAVDD18AVDD18 电流消耗默认模式131145mA
启用 HIGH_POW_LNA 模式后153
启用 HPL_EN 模式后135
IAVDD3AVDD3 电流消耗1.53.5mA
IDVDD18DVDD18 电流消耗812mA
IDRVDDDRVDD 电流消耗5pF 负载,切换数据测试图形模式DRVDD = 3.3V14mA
DRVDD = 1.8V8.5
15pF 负载,切换数据测试图形模式DRVDD = 3.3V36
DRVDD = 1.8V20
断电5mW
STBY 功率15mW