ZHCUB23B april   2015  – may 2023 ADS1262 , ADS1263

 

  1.   1
  2.   摘要
  3.   商标
  4. 1EVM 概览
    1. 1.1 ADS1263EVM 套件
    2. 1.2 ADS1263EVM 电路板
  5. 2开始使用 ADS1263EVM
  6. 3模拟接口
    1. 3.1 模拟输入选项
      1. 3.1.1 ADS1263 集成的输入功能
        1. 3.1.1.1 ADC 输入
        2. 3.1.1.2 IDAC 输出
        3. 3.1.1.3 VBIAS 输出
        4. 3.1.1.4 外部基准
        5. 3.1.1.5 测试 DAC 输出
        6. 3.1.1.6 GPIO
      2. 3.1.2 模拟传感器连接
        1. 3.1.2.1 将热电偶连接到 ADS1263EVM 上的 J4
        2. 3.1.2.2 将热敏电阻连接到 ADS1263EVM 上的 J3
        3. 3.1.2.3 使用热敏电阻 RT1 进行热电偶冷端补偿
        4. 3.1.2.4 将 RTD 连接到 ADS1263EVM 上的 J3
          1. 3.1.2.4.1 连接 2 线 RTD
          2. 3.1.2.4.2 连接 3 线 RTD
          3. 3.1.2.4.3 连接 4 线 RTD
    2. 3.2 ADC 连接和去耦
    3. 3.3 计时
    4. 3.4 电压基准
  7. 4数字接口
  8. 5电源
  9. 6软件安装
  10. 7EVM 操作和 GUI
    1. 7.1 连接 EVM 硬件
    2. 7.2 用于 ADC 控制的 EVM GUI 全局设置
    3. 7.3 时域显示
    4. 7.4 频域显示
    5. 7.5 直方图显示
    6. 7.6 使用 GUI 控制 ADC2
  11. 8物料清单、PCB 布局和原理图
    1. 8.1 物料清单
    2. 8.2 PCB 布局
    3. 8.3 原理图
  12. 9修订历史记录

ADC 连接和去耦

图 3-10 展示了所有 ADC 连接。每个电源和基准连接都有一个 1μF 的去耦电容。将这些电容尽可能靠近 ADC 引脚放置,并确保每个元件都与 GND 平面具有低阻抗连接。

每个 ADC 数字引脚都有一个与布线串联的 49.9Ω 串联电阻。这些电阻会让数字信号的边缘变得平滑,以更大限度减少过冲和振铃。在串行时钟 (SCLK) 迹线上,电阻器最重要,因为 SCLK 信号最快能以 40MHz 的速度切换。尽管对其他引脚上的电阻没有严格要求,但这些元件可包含在最终设计中,以提高数字信号完整性。

GUID-20221111-SS0I-JNJV-BFCJ-TRHLKTS9Z0QD-low.svg图 3-10 ADS1263EVM ADC 电源去耦以及模拟和数字连接