ZHCSHX7A November   2017  – March 2018 DLPC120-Q1

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     典型系统图
  4. 修订历史记录
  5. Pin Configuration and Functions
    1.     DLPC120-Q1 Device Initialization and Programming Pin Descriptions
    2.     LED Driver Interface
    3.     DMD Temperature and Heater Control
    4.     General Purpose I/O
    5.     Main Video and Data Control Interface
    6.     DMD Interface
    7.     Memory Interface
    8.     Board Level Test and Debug
    9.     Manufacturing Test Support
    10.     Test Point Interface
    11.     Power and Ground
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  Electrical Characteristics
    6. 6.6  Electrical Characteristics for I/O
    7. 6.7  Power Supply and Reset Timing Requirements
    8. 6.8  Reference Clock PLL Timing Requirements
    9. 6.9  Parallel Interface General Timing Requirements
    10. 6.10 Parallel Interface Frame Timing Requirements
    11. 6.11 Flash Memory Interface Timing Requirements
    12. 6.12 DMD Interface Timing Requirements
    13. 6.13 JTAG Interface Timing Requirements
    14. 6.14 I2C Interface Timing Requirements
  7. Parameter Measurement Information
    1. 7.1 Parallel Interface Input Source Timing
    2. 7.2 Design for Test Functions
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Serial Flash Interface
      2. 8.3.2 Serial Flash Programming
      3. 8.3.3 DDR2 Memory Interface
      4. 8.3.4 JTAG and DMD Interface Test
      5. 8.3.5 Temperature Monitor Function
      6. 8.3.6 DMD Heater PWM
      7. 8.3.7 Host Command Interface
    4. 8.4 Device Functional Modes
      1. 8.4.1 External Video Mode
      2. 8.4.2 Splash Screen Mode
      3. 8.4.3 Test Pattern Mode
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
  10. 10Power Supply Recommendations
    1. 10.1 Power Supply Filtering
  11. 11Layout
    1. 11.1 Layout Guidelines
      1. 11.1.1 PCB layout guidelines for internal ASIC PLL power
      2. 11.1.2 DLPC120-Q1 Reference Clock
        1. 11.1.2.1 Recommended Crystal Oscillator Configuration
      3. 11.1.3 General PCB Recommendations
      4. 11.1.4 PCB Routing Guidelines
      5. 11.1.5 Number of Layer Changes
      6. 11.1.6 Terminations
      7. 11.1.7 General Handling Guidelines for Unused CMOS-Type Pins
  12. 12器件和文档支持
    1. 12.1 器件支持
      1. 12.1.1 器件命名规则
        1. 12.1.1.1 器件标记
    2. 12.2 文档支持
      1. 12.2.1 相关文档
    3. 12.3 接收文档更新通知
    4. 12.4 社区资源
    5. 12.5 商标
    6. 12.6 静电放电警告
    7. 12.7 Glossary
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
  • ZXS|216
订购信息

特性

  • 符合面向汽车应用的 AEC-Q100 标准:
    • 温度等级 2 级:–40°C 至 105°C 环境温度
  • 兼容两种 DMD 器件:
    • DLP3000-Q1 - 0.3 WVGA TYPE A100
    • DLP3030-Q1 - 0.3 WVGA S450
  • 视频输入接口:
    • 24 位并行接口(RGB888、RGB666 或 RGB565)
    • 60Hz 帧速率
    • 输入分辨率从 QVGA 一直到 WVGA
    • 像素时钟高达 40MHz
  • 视频处理:
    • 图像缩放
    • 可编程去伽玛曲线
    • 边框调整
    • 水平和垂直图像翻转
  • DMD 接口:
    • 78MHz DDR DMD 接口
    • 在整个工作温度范围内具有一致的 DMD 数据加载和复位控制
    • 断电时自动停止 DMD
    • DMD 温度管理
  • 支持外部存储器
    • DDR2:312MHz 时钟(624MHz 数据速率)
    • 串行闪存 39MHz 时钟
  • 系统控制
    • I2C 通信接口
    • 可编程启动界面
    • DMD 电源和复位驱动器控制
    • 基于闪存的可编程配置
  • 测试支持
    • 内置测试信号发生器
    • 支持边界扫描的 JTAG
  • 采用 216 引脚 1.0mm 间距 BGA 封装