ADC12DJ2700
- ADC 内核:
- 12 位分辨率
- 单通道模式下采样率高达 5.4GSPS
- 双通道模式下采样率高达 2.7GSPS
- 性能规格:
- 本底噪声(无信号,VFS = 1.0VPP-DIFF):
- 双通道模式:–151.6dBFS/Hz
- 单通道模式:–153.8dBFS/Hz
- HD2、HD3:–65dBc,高达 3GHz
- 本底噪声(无信号,VFS = 1.0VPP-DIFF):
- VCMI 为 0V 时的缓冲模拟输入:
- 模拟输入带宽 (-3dB):8.0GHz
- 可用输入频率范围:>10GHz
- 满量程输入电压(VFS,默认值):0.8VPP
- 模拟输入共模电压 (VICM):0V
- 无噪声孔径延迟 (TAD) 调节:
- 采样精度控制:19fs 步长
- 简化同步和交错
- 温度和电压不变延迟
- 简便易用的同步 特性:
- 自动 SYSREF 计时校准
- 样片标记时间戳
- JESD204B 串行数据接口:
- 支持子类 0 和 1
- 最大通道速率:12.8Gbps
- 多达 16 个通道可降低通道速率
- 双通道模式下的数字下变频器:
- 实际输出:DDC 旁路或双倍抽取
- 复杂输出:4 倍、8 倍或 16 倍抽取
- 每个 DDC 均具有四个独立的 32 位 NCO
- 功耗:2.7W
- 电源电压:1.1V、1.9V
ADC12DJ2700 器件是一款射频采样千兆采样模数转换器 (ADC),可对从直流到 10GHz 以上的输入频率进行直接采样。在双通道下,ADC12DJ2700 的最大采样率为 2700MSPS,单通道模式下的最大采样率为 5400MSPS。通道数(双通道模式)和奎斯特带宽(单通道模式)的可编程交换功能可用于开发灵活的硬件,以满足高通道数或宽瞬时信号带宽 应用的需求。8.0GHz 的全功率输入带宽 (-3dB),可用频率在双通道和单通道模式下均超过 -3dB,可对频率捷变系统的 L、S、C 和 X 频带进行直接射频采样。
ADC12DJ2700 采用具有多达 16 个串行通道和子类 1 兼容性的高速 JESD204B 输出接口,可实现确定性延迟和多器件同步。串行输出通道支持高达 12.8Gbps 的速率,并可配置交换位速率和通道数。 创新同步 具有无噪声孔径延迟 (TAD) 调节和 SYSREF 窗口等创新的同步特性,简化了相控阵雷达和 MIMO 通信的系统设计。 采用双通道模式的可选数字下变频器 (DDC) 可以降低接口速率(实际和复杂抽取模式),支持数字化信号混合(仅复杂抽取模式)。
您可能感兴趣的相似产品
功能与比较器件相同且具有相同引脚
技术文档
类型 | 项目标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADC12DJ2700 5.4GSPS 单通道或 2.7GSPS 双通道 12 位射频采样模数转换器 (ADC) 数据表 (Rev. A) | PDF | HTML | 下载英文版本 (Rev.A) | PDF | HTML | 2020年 6月 16日 |
应用手册 | Intel Stratix 10 GX 16-Lane RX JESD204B-ADC12DJ3200 Interoperability Reference Design | 2018年 5月 30日 | ||||
EVM 用户指南 | ADCxxDJxx00 Evaluation Module User's Guide (Rev. A) | 2018年 1月 9日 |
设计和开发
如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。
ADC12DJ2700EVM — ADC12DJ2700 12 位双通道 2.7GSPS 或单通道 5.4GSPS 射频采样 ADC 评估模块
ADC12DJ2700 评估模块 (EVM) 可用于评估 ADC12DJ2700 器件。ADC12DJ2700 是一款采用 JESD204B 接口的低功耗、12 位、双通道 2.7GSPS 或单通道 5.4GSPS 射频采样模数转换器 (ADC),包含缓冲模拟输入、具有可编程数控振荡器 (NCO) 的集成数字下变频器和抽取设置(包括非抽取 12 和 8 位 ADC 输出)。
ADC12DJ2700EVM 具有变压器耦合模拟输入,可适应广泛的信号源和频率。该 EVM 包含 LMX2582 时钟合成器和 LMK04828 JESD204B 时钟生成器,可以将其配置为提供超低抖动 ADC 器件时钟和 (...)
ANNAP-3P-WWDM60 — Annapolis Microsystems 4 通道 ADC,2 通道 DAC FPGA 夹层卡,高达 10GSPS
TI-JESD204-IP — JESD204 快速设计 IP,用于连接到 TI 高速数据转换器的 FPGA
JESD204 快速设计 IP 免专利费,可与 TI 高速数据转换器配合使用。TI 将协助用户配置初始链路,该链路可定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。 在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。
JESD204 (...)
FREQ-DDC-FILTER-CALC — 射频采样频率规划器、模拟滤波器和 DDC Excel™ 计算器
在概念阶段,频率规划工具可微调 ADC 采样率和输入频率位置,以便在出现阻塞事件时优化无杂散动态范围 (SFDR)。一些设计在这两个方面都很灵活;而 L 波段接收器或无线基础设施基站等其他设计则处理固定频段,且只提供采样率调优。
外部射频滤波器响应很大程度上取决于系统 SFDR 目标和 ADC 本身的 SFDR 性能;模拟滤波器工具可在设计阶段提供相关帮助。
在系统启动期间,如果快速傅里叶变换 (FFT) (...)
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
TIDA-01022 — 适用于 DSO、雷达和 5G 无线测试系统的灵活 3.2GSPS 多通道 AFE 参考设计
TIDA-01021 — 适用于 DSO、雷达和 5G 无线测试仪的多通道 JESD204B 15GHz 时钟参考设计
封装 | 引脚数 | 下载 |
---|---|---|
FCCSP (AAV) | 144 | 了解详情 |
FCCSP (ZEG) | 144 | 了解详情 |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 认证摘要
- 持续可靠性监测
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。