返回页首

产品详细信息

参数

Sample rate (Max) (MSPS) 2600 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Input range (Vp-p) 1.35 Power consumption (Typ) (mW) 5820 Architecture Pipeline SNR (dB) 63.1 ENOB (Bits) 10 SFDR (dB) 79 Operating temperature range (C) -40 to 85 Input buffer Yes open-in-new 查找其它 高速 ADCs (>10MSPS)

封装|引脚|尺寸

VQFNP (RMP) 72 100 mm² 10 x 10 open-in-new 查找其它 高速 ADCs (>10MSPS)

特性

  • 14 位双通道 2.6GSPS ADC
  • 本底噪声:–154.2dBFS/Hz
  • 射频 (RF) 输入支持的频率最高可达 4.0GHz
  • 孔径抖动:90fs
  • 通道隔离:fIN = 1.8GHz 时为 95dB
  • 频谱性能(fIN = 900MHz,–2dBFS):
    • SNR:61.2dBFS
    • SFDR:65dBc(HD2、HD3)
    • SFDR:79dBc(最严重毛刺)
  • 频谱性能(fIN = 1.85GHz,–2dBFS):
    • SNR:58.3dBFS
    • SFDR:69dBc(HD2、HD3)
    • SFDR:74dBc(最严重毛刺)
  • 片上数字下变频器:
    • 最多 4 个下变频器 (DDC)(双频带模式)
    • 每个 DDC 最多配有 3 个独立数控振荡器 (NCO)
  • 提供过压保护的片上输入钳位
  • 带有报警引脚的可编程片上功率检测器,支持自动增益控制 (AGC)
  • 片上抖动
  • 片上输入端接电阻
  • 输入满量程:1.35 VPP
  • 支持多芯片同步
  • JESD204B 接口:
    • 基于子类 1 的确定性延迟
    • 12.5Gbps 时每条通道具有 4 条信道
  • 功率耗散:2.6GSPS 时为 2.95W/通道
  • 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)

All trademarks are the property of their respective owners.

open-in-new 查找其它 高速 ADCs (>10MSPS)

描述

ADC32RF44 器件是一款 14 位 2.6GSPS 双通道模数转换器 (ADC),支持输入频率高达 4GHz 及以上的射频采样。ADC32RF44 专为高信噪比 (SNR) 设计,其噪声频谱密度为 –154.2dBFS/Hz,并可在较大输入频率范围提供动态范围和通道隔离。经缓冲的模拟输入配有片上端接电阻,可在较宽频率范围内提供统一输入阻抗并最大程度地降低采样和保持毛刺脉冲能量。

每个 ADC 通道均可连接到一个双频带数字下变频器 (DDC),每个 DDC 最多连接三个独立的 16 位数控振荡器 (NCO) 用于相位相干跳频。此外,ADC 还配有前端峰值和 RMS 功率检测器及报警功能,用以支持外部自动增益控制 (AGC) 算法。

ADC32RF44 支持具有基于子类 1 确定性延迟的 JESD204B 串行接口,其数据速率高达 12.5Gbps,每个 ADC 最多具有四条信道。该器件采用 72 引脚 VQFN 封装 (10mm × 10mm),支持工业级温度范围(-40℃ 至 +85°C)。



open-in-new 查找其它 高速 ADCs (>10MSPS)
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 8
类型 标题 下载最新的英文版本 发布
* 数据表 ADC32RF44 双通道 14 位 2.6GSPS 模数转换器 数据表 (Rev. A) 下载英文版本 (Rev.A) 2017年 6月 22日
用户指南 ADC32RFxxEVM User's Guide 2020年 1月 31日
技术文章 How to achieve fast frequency hopping 2019年 3月 3日
应用手册 Spurs Analysis in the RF Sampling ADC 2018年 2月 9日
应用手册 Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 2017年 9月 5日
技术文章 RF sampling: Learning more about latency 2017年 2月 9日
技术文章 Why phase noise matters in RF sampling converters 2016年 11月 28日
技术文章 How to minimize filter loss when you drive an ADC 2016年 10月 20日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
说明

ADC32RF44 评估模块 (EVM) 展示了具有 JESD204B 接口的双通道 2.5GSPS 14 位 ADC 的性能。该 EVM 包含 ADC32RF44 器件、由 LMK04828 提供的 JESD204B 时钟和用于提供必需电压的 TI 电压稳压器。

此 ADC 每个通道的输入默认连接到一个变压器输入电路,该电路可连接到 50Ω 单端信号源。该时钟基准输入由变压器输入提供,且可连接到 50&Omega (...)

特性
  • 由外部时钟支持,或通过生成 SYSREF 的 LMK04828 实现板载时钟生成
  • JESD204B 数据接口可简化数字接口,兼容高达 12.5Gbps 的通道速率
  • 德州仪器 (TI) 板载电源管理
用于评估模块 (EVM) 的 GUI 下载
SBAC148B.ZIP (179936 KB)

软件开发

固件 下载
SBAC186.ZIP (7827 KB)
固件 下载
SBAC187.ZIP (59136 KB)

设计工具和仿真

仿真模型 下载
SBAM273.ZIP (46 KB) - IBIS Model
仿真模型 下载
SBAM274.ZIP (3109 KB) - IBIS-AMI Model
仿真工具 下载
PSPICE® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。

除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。 

借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。

入门

  1. 申请使用 PSPICE-FOR-TI 仿真器
  2. 下载并安装
  3. 观看有关仿真入门的培训
特性
  • 利用 Cadence PSpice 技术
  • 带有一套数字模型的预装库可在最坏情形下进行时序分析
  • 动态更新确保您可以使用全新的器件型号
  • 针对仿真速度进行了优化,且不会降低精度
  • 支持对多个产品进行同步分析
  • 基于 OrCAD Capture 框架,提供对业界广泛使用的原理图捕获和仿真环境的访问权限
  • 可离线使用
  • 在各种工作条件和器件容许范围内验证设计,包括
    • 自动测量和后处理
    • Monte Carlo 分析
    • 最坏情形分析
    • 热分析
计算工具 下载
射频采样频率规划器、模拟滤波器和 DDC Excel™ 计算器
FREQ-DDC-FILTER-CALC 此 Excel 计算器为系统设计人员提供了一种方法,可用于简化直接射频采样接收器的设计和调试过程。它提供三种功能:频率规划、模拟滤波和抽取滤波器杂散位置。

在概念阶段,频率规划工具可微调 ADC 采样率和输入频率位置,以便在出现阻塞事件时优化无杂散动态范围 (SFDR)。一些设计在这两个方面都很灵活;而 L 波段接收器或无线基础设施基站等其他设计则处理固定频段,且只提供采样率调优。

外部射频滤波器响应很大程度上取决于系统 SFDR 目标和 ADC 本身的 SFDR 性能;模拟滤波器工具可在设计阶段提供相关帮助。

在系统启动期间,如果快速傅里叶变换 (FFT) 频谱中出现不需要的杂散,抽取滤波器杂散定位器工具可提供帮助。ADC 输出整个奈奎斯特区域时,确定原始频率很简单,但不一定是杂散源。但如果复杂混合数字抽取起作用并且只有部分 FFT 频谱(其中杂散呈折叠状态)可用,此简单工具会将 ADC 的原始杂散映射到其新位置。

特性
  • 频率规划
  • 模拟滤波
  • 抽取滤波器杂散位置
GERBER 文件 下载
SBAC147.ZIP (7034 KB)

CAD/CAE 符号

封装 引脚 下载
VQFN (RMP) 72 了解详情

订购与质量

推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持