ADC12DJ4000RF
- ADC 内核:
- 12 位分辨率
- 单通道模式下的采样率高达 8GSPS
- 双通道模式下的采样率高达 4GSPS
- 性能规格:
- 本底噪声(-20dBFS,VFS = 1VPP-DIFF):
- 双通道模式:-152.3dBFS/Hz
- 单通道模式:-155.0dBFS/Hz
- ENOB(双通道,FIN = 2.4GHz):8.8 位
- 本底噪声(-20dBFS,VFS = 1VPP-DIFF):
- VCMI 为 0V 时的缓冲模拟输入:
- 模拟输入带宽 (-3dB):8GHz
- 可用输入频率范围:> 10GHz
- 满量程输入电压(VFS,默认值):0.8V VPP
- 无噪声孔径延迟 (tAD) 调节:
- 精确采样控制:19fs 步长
- 简化同步和交错
- 温度和电压不变延迟
- 简便易用的同步特性:
- 自动 SYSREF 计时校准
- 样片标记时间戳
- JESD204C 串行数据接口:
- 最大通道速率:17.16Gbps
- 支持 64b/66b 和 8b/10b 编码
- 8b/10b 模式兼容 JESD204B
- 可选数字下变频器 (DDC):
- 4 倍、8 倍、16 倍和 32 倍复杂抽取
- 每个 DDC 均具有四个独立的 32 位 NCO
- 峰值射频输入功率 (Diff):+26.5dBm(+ 27.5dBFS,560x 满量程功率)
- 可编程 FIR 滤波器以实现均衡
- 功耗:3.7W
- 电源:1.1V/1.9V
ADC12DJ4000RF 器件是一款射频采样千兆采样模数转换器 (ADC),可对从直流到 10GHz 以上的输入频率进行直接采样。 ADC12DJ4000RF 可配置为双通道 4GSPS ADC 或单通道 8GSPS ADC。支持高达 10GHz 的可用输入频率范围,可对频率捷变系统的 L、S、C 和 X 频带进行直接射频采样。
ADC12DJ4000RF 使用具有多达 16 个串行通道的高速 JESD204C 输出接口,支持高达 17.16Gbps 的线路速率。通过 JESD204C 子类 1 支持确定性延迟和多器件同步。JESD204C 接口可进行配置,对线路速率和通道数进行权衡。支持 8b/10b 和 64b/66b 数据编码方案。64b/66b 编码支持前向纠错 (FEC),可改进误码率。此接口向后兼容 JESD204B 接收器。
无噪声孔径延迟调节和 SYSREF 窗口等创新的同步特性可简化多通道应用的系统设计。提供可选的数字下变频器 (DDC),以便将数字信号频谱下变频到基带信号并降低接口速率。可编程 FIR 滤波器可实现片上均衡。
您可能感兴趣的相似产品
功能与比较器件相同且具有相同引脚
技术文档
类型 | 项目标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADC12DJ4000RF 8GSPS 单通道或 4GSPS 双通道、12 位射频采样模数转换器 (ADC) 数据表 (Rev. B) | PDF | HTML | 下载英文版本 (Rev.B) | PDF | HTML | 2023年 2月 15日 |
EVM 用户指南 | ADCxxDJxx00RF-TRF1208 Evaluation Module User's Guide | PDF | HTML | 2021年 10月 12日 |
设计和开发
如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。
ADC12DJ4000RFEVM — 适用于 ADC12DJ4000RF 双通道 4GSPS 或单通道 8GSPS 射频采样 12 位 ADC 的评估模块
ADC12DJ4000RF 评估模块 (EVM) 是一款用于评估 ADC12DJ4000RF 的平台。ADC12DJ4000RF 是一款采用 JESD204B/C 接口的低功耗、12 位、双通道 4GSPS 或单通道 8GSPS 射频采样模数转换器 (ADC),包含缓冲模拟输入、具有可编程数控振荡器 (NCO) 的集成数字降压转换器和抽取设置(包括非抽取 12 和 8 位 ADC 输出)。该 EVM 具有变压器耦合模拟输入,可适应各种信号源和频率。
ADC12DJ4000RFEVM 中包含 LMX2594 时钟合成器和 LMK04828 JESD204B/C 时钟生成器,可以将其配置为超低抖动 (...)
TI-JESD204-IP — JESD204 快速设计 IP,用于连接到 TI 高速数据转换器的 FPGA
JESD204 快速设计 IP 免专利费,可与 TI 高速数据转换器配合使用。TI 将协助用户配置初始链路,该链路可定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。 在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。
JESD204 (...)
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚数 | 下载 |
---|---|---|
FCCSP (AAV) | 144 | 了解详情 |
FCCSP (ZEG) | 144 | 了解详情 |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 认证摘要
- 持续可靠性监测
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。