ADC32RF82
- 14 位双通道 2457.6MSPS ADC
- 本底噪声:–154.1dBFS/Hz
- 射频 (RF) 输入支持的频率最高可达 4.0GHz
- 孔径抖动:90fs
- 通道隔离:fIN = 1.8GHz 时为 95dB
- 频谱性能(fIN = 900MHz,–2dBFS):
- SNR:61.2dBFS
- SFDR:67dBc(HD2、HD3)
- SFDR:81dBc(最严重毛刺)
- 频谱性能(fIN = 1.85GHz,–2dBFS):
- SNR:58.7dBFS
- SFDR:71dBc(HD2、HD3)
- SFDR:76dBc(最严重毛刺)
- 片上数字下变频器:
- 最多 4 个下变频器 (DDC)(双频带模式)
- 每个 DDC 最多配有 3 个独立数控振荡器 (NCO)
- 提供过压保护的片上输入钳位
- 带有报警引脚的可编程片上功率检测器,支持自动增益控制 (AGC)
- 片上抖动
- 片上输入端接电阻
- 输入满量程:1.35 VPP
- 支持多芯片同步
- JESD204B 接口:
- 基于子类 1 的确定性延迟
- 12.5Gbps 时每条通道具有 4 条信道
- 功耗:2457.6MSPS 时为 3.0W/通道
- 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)
ADC32RF82 是 14 位 2457.6MSPS 双通道电信接收器和反馈器件系列,支持输入频率高达 4GHz 及以上的射频采样。ADC32RF82 专为高信噪比 (SNR) 设计,其噪声频谱密度为 –154.1dBFS/Hz,并可在较大输入频率范围提供动态范围和通道隔离。经缓冲的模拟输入配有片上端接电阻,可在较宽频率范围内提供统一输入阻抗并最大程度地降低采样和保持毛刺脉冲能量。
每条通道均可连接到一个双频带数字下变频器 (DDC),每个 DDC 最多连接三个独立的 16 位数控振荡器 (NCO) 用于相位相干跳频。此外,ADC 还配有前端峰值和 RMS 功率检测器及报警功能,用以支持外部自动增益控制 (AGC) 算法。
ADC32RF82 支持具有基于子类 1 确定性延迟的 JESD204B 串行接口,其数据速率高达 12.5Gbps,每个 ADC 最多具有四条信道。该器件采用 72 引脚 VQFN 封装 (10mm × 10mm),支持工业级温度范围(-40℃ 至 +85°C)。
技术文档
类型 | 项目标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADC32RF82 双通道、2457.6MSPS 电信接收器和反馈器件 数据表 | PDF | HTML | 下载英文版本 | PDF | HTML | 2017年 9月 22日 |
EVM 用户指南 | ADC32RFxxEVM User's Guide (Rev. E) | 2020年 1月 31日 | ||||
应用手册 | Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 (Rev. B) | 2017年 9月 5日 | ||||
技术文章 | Why should you care about the noise immunity of MLVDS drivers and receivers? | 2017年 7月 26日 | ||||
技术文章 | How to minimize filter loss when you drive an ADC | 2016年 10月 20日 | ||||
技术文章 | RF sampling: analog-to-digital converter linearity sets sensitivity | 2016年 9月 29日 | ||||
技术文章 | RF sampling: linearity performance is not so straightforward | 2016年 8月 30日 |
设计和开发
如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。
ADC32RF82EVM — ADC32RF82 双通道 14 位 2.45-GSPS 射频采样电信接收器评估模块
ADC32RF82 评估模块 (EVM) 展示了具有 JESD204B 接口的双通道 2.45GSPS 14 位模数转换器 (ADC) 的性能。该 EVM 包含 ADC32RF82 器件、由 LMK04828 提供的 JESD204B 时钟和用于提供必需电压的 TI 电压稳压器。
该 ADC 每个通道的输入默认连接到一个变压器输入电路,该电路可连接到 50Ω 单端信号源。时钟基准输入通过变压器输入提供,而且时钟基准输入可连接到 50Ω 单端时钟源。可使用板载 LMK04828 生成必需的 JESD204B 时钟。通过板载 USB 连接和基于 Windows® 的 (...)
FREQ-DDC-FILTER-CALC — 射频采样频率规划器、模拟滤波器和 DDC Excel™ 计算器
在概念阶段,频率规划工具可微调 ADC 采样率和输入频率位置,以便在出现阻塞事件时优化无杂散动态范围 (SFDR)。一些设计在这两个方面都很灵活;而 L 波段接收器或无线基础设施基站等其他设计则处理固定频段,且只提供采样率调优。
外部射频滤波器响应很大程度上取决于系统 SFDR 目标和 ADC 本身的 SFDR 性能;模拟滤波器工具可在设计阶段提供相关帮助。
在系统启动期间,如果快速傅里叶变换 (FFT) (...)
封装 | 引脚数 | 下载 |
---|---|---|
VQFNP (RMP) | 72 | 了解详情 |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 认证摘要
- 持续可靠性监测