产品详细信息

Sample rate (Max) (MSPS) 1500 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Input range (Vp-p) 1.35 Power consumption (Typ) (mW) 4000 Architecture Pipeline SNR (dB) 63 ENOB (Bits) 9.9 SFDR (dB) 70 Operating temperature range (C) -40 to 85 Input buffer Yes
Sample rate (Max) (MSPS) 1500 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Input range (Vp-p) 1.35 Power consumption (Typ) (mW) 4000 Architecture Pipeline SNR (dB) 63 ENOB (Bits) 9.9 SFDR (dB) 70 Operating temperature range (C) -40 to 85 Input buffer Yes
VQFNP (RMP) 72 100 mm² 10 x 10
  • 14 位双通道 1.5GSPS ADC
  • 本底噪声:–151.8dBFS/Hz
  • 射频输入支持的频率最高可达 4GHz
  • 孔径抖动:90fs
  • 通道隔离:fIN = 1.8GHz 时为 95dB
  • 频谱性能(fIN = 950MHz,–2dBFS):
    • SNR:61.1dBFS
    • SFDR:67dBc(HD2、HD3)
  • 频谱性能(fIN = 1.85GHz,–2dBFS):
    • 信噪比 (SNR):58.9dBFS
    • SFDR:64dBc(HD2、HD3)
  • 片上数字下变频器:
    • 最多 4 个下变频器 (DDC)(双频带模式)
    • 每个 DDC 最多配有 3 个独立数控振荡器 (NCO)
  • 提供过压保护的片上输入钳位
  • 用于 AGC 支持的带警报引脚的可编程片上功率检测器
  • 片上抖动
  • 片上输入端接电阻
  • 输入满量程:1.35 VPP
  • 支持多芯片同步
  • JESD204B 接口:
    • 基于子类 1 的确定性延迟
    • 每通道 4 条信道,高达 12.5Gbps
  • 功率耗散:1.5GSPS 时为 2W/通道
  • 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)
  • 14 位双通道 1.5GSPS ADC
  • 本底噪声:–151.8dBFS/Hz
  • 射频输入支持的频率最高可达 4GHz
  • 孔径抖动:90fs
  • 通道隔离:fIN = 1.8GHz 时为 95dB
  • 频谱性能(fIN = 950MHz,–2dBFS):
    • SNR:61.1dBFS
    • SFDR:67dBc(HD2、HD3)
  • 频谱性能(fIN = 1.85GHz,–2dBFS):
    • 信噪比 (SNR):58.9dBFS
    • SFDR:64dBc(HD2、HD3)
  • 片上数字下变频器:
    • 最多 4 个下变频器 (DDC)(双频带模式)
    • 每个 DDC 最多配有 3 个独立数控振荡器 (NCO)
  • 提供过压保护的片上输入钳位
  • 用于 AGC 支持的带警报引脚的可编程片上功率检测器
  • 片上抖动
  • 片上输入端接电阻
  • 输入满量程:1.35 VPP
  • 支持多芯片同步
  • JESD204B 接口:
    • 基于子类 1 的确定性延迟
    • 每通道 4 条信道,高达 12.5Gbps
  • 功率耗散:1.5GSPS 时为 2W/通道
  • 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)

ADC32RF42 器件是一款 14 位 1.5GSPS 双通道模数转换器 (ADC),支持输入频率高达 4GHz 及以上的射频采样。ADC32RF42 专为高信噪比 (SNR) 设计,其噪声频谱密度为 –151.8dBFS/Hz,并可在较大输入频率范围提供动态范围和通道隔离。经缓冲的模拟输入配有片上端接电阻,可在较宽频率范围内提供统一输入阻抗并最大程度地降低采样和保持毛刺脉冲能量。

每个 ADC 通道均可连接到一个双频带数字下变频器 (DDC),每个 DDC 最多连接三个独立的 16 位数控振荡器 (NCO) 用于相位相干跳频。此外,ADC 还配有前端峰值和 RMS 功率检测器及报警功能,用以支持外部自动增益控制 (AGC) 算法。

ADC32RF42 支持具有基于子类 1 确定性延迟的 JESD204B 串行接口,其数据速率高达 12.5Gbps,每个 ADC 最多具有四条信道。该器件采用 72 引脚 VQFN 封装 (10mm × 10mm),支持工业级温度范围(-40℃ 至 +85°C)。



ADC32RF42 器件是一款 14 位 1.5GSPS 双通道模数转换器 (ADC),支持输入频率高达 4GHz 及以上的射频采样。ADC32RF42 专为高信噪比 (SNR) 设计,其噪声频谱密度为 –151.8dBFS/Hz,并可在较大输入频率范围提供动态范围和通道隔离。经缓冲的模拟输入配有片上端接电阻,可在较宽频率范围内提供统一输入阻抗并最大程度地降低采样和保持毛刺脉冲能量。

每个 ADC 通道均可连接到一个双频带数字下变频器 (DDC),每个 DDC 最多连接三个独立的 16 位数控振荡器 (NCO) 用于相位相干跳频。此外,ADC 还配有前端峰值和 RMS 功率检测器及报警功能,用以支持外部自动增益控制 (AGC) 算法。

ADC32RF42 支持具有基于子类 1 确定性延迟的 JESD204B 串行接口,其数据速率高达 12.5Gbps,每个 ADC 最多具有四条信道。该器件采用 72 引脚 VQFN 封装 (10mm × 10mm),支持工业级温度范围(-40℃ 至 +85°C)。



下载

技术文档

star = TI 精选相关文档
未找到结果。请清除搜索,并重试。
显示全部 7 项
类型 标题 下载最新的英文版本 日期
* 数据表 ADC32RF42 双通道 14 位 1.5GSPS 模数转换器 数据表 下载英文版本 2017年 6月 19日
技术文章 Keys to quick success using high-speed data converters 2020年 10月 13日
用户指南 ADC32RFxxEVM User's Guide (Rev. E) 2020年 1月 31日
技术文章 How to achieve fast frequency hopping 2019年 3月 3日
应用手册 Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 (Rev. B) 2017年 9月 5日
技术文章 RF sampling: Learning more about latency 2017年 2月 9日
技术文章 Why phase noise matters in RF sampling converters 2016年 11月 28日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

评估板

ADC32RF42EVM — ADC32RF42 双通道 14 位 1.5GSPS 射频采样 ADC 评估模块

The ADC32RF42 evaluation module (EVM) demonstrates the performance of a dual 1.5-GSPS 14-bit analog-to-digital converter (ADC) with the JESD204B interface. The EVM includes the ADC32RF42 device, and JESD204B clocking is provided by the LMK04828 and TI voltage regulators to provide the necessary (...)

现货
数量限制: 3
固件

TI-JESD204-IP — JESD204 Rapid Design IP for FPGAs connected to TI high-speed data converters

JESD204 快速设计 IP 旨在为 FPGA 工程师提供一条快速通往运行中的 JESD204 系统的路径。该 IP 经过特别设计,可将下游数字处理和其他应用逻辑与 JESD204 协议的大多数性能和时序关键型限制因素隔离开。该 IP 将帮助设计人员节省固件开发时间并简化 FPGA 集成。

当您使用 TI 的高速数据转换器时,可免专利费使用 JESD204 快速设计 IP。TI 将协助用户配置初始链路,对其进行定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。

JESD204 (...)

评估模块 (EVM) 的 GUI

ADC32RFxxEVM SPI GUI Installer (Rev. B)

SBAC148B.ZIP (179936 KB)
仿真模型

ADC32RF45 IBIS Model

SBAM273.ZIP (46 KB) - IBIS Model
仿真模型

ADC32RF45 IBIS-AMI Model

SBAM274.ZIP (3109 KB) - IBIS-AMI Model
仿真工具

PSPICE-FOR-TI — PSPICE® for TI design and simulation tool

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
计算工具

FREQ-DDC-FILTER-CALC — 射频采样频率规划器、模拟滤波器和 DDC Excel™ 计算器

此 Excel 计算器为系统设计人员提供了一种方法,可用于简化直接射频采样接收器的设计和调试过程。它提供三种功能:频率规划、模拟滤波和抽取滤波器杂散位置。

在概念阶段,频率规划工具可微调 ADC 采样率和输入频率位置,以便在出现阻塞事件时优化无杂散动态范围 (SFDR)。一些设计在这两个方面都很灵活;而 L 波段接收器或无线基础设施基站等其他设计则处理固定频段,且只提供采样率调优。

外部射频滤波器响应很大程度上取决于系统 SFDR 目标和 ADC 本身的 SFDR 性能;模拟滤波器工具可在设计阶段提供相关帮助。

在系统启动期间,如果快速傅里叶变换 (FFT) (...)

封装 引脚 下载
VQFN (RMP) 72 了解详情

订购与质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/FIT 估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

支持与培训

视频