ZHCZ030A March 2024 – April 2025 AM67 , AM67A , TDA4AEN-Q1 , TDA4VEN-Q1
表 1-1介绍受每个使用说明影响的模块。
| 模块 | 使用说明 |
|---|---|
| USB | i2134 — USB:2.0 合规性接收灵敏度测试限制 |
表 1-2介绍受每条公告影响的模块。
| 模块 | 公告 |
|---|---|
| BCDMA | i2431 — BCDMA:RX 通道在某些情况下可能锁定 |
| i2436 — BCDMA:RX CHAN CFG 寄存器中的 BCDMA RX_IGNORE_LONG 设置不起作用 | |
| 引导 | i2366 — 引导:ROM 不理解 8D-8D-8D 操作使用的特定 JEDEC SFDP 特性 |
| i2372 — 引导:ROM 不支持串行 NAND 引导中的所选多层平面寻址方案 | |
| i2410 — 引导:由于 i2409,ROM 可能无法引导 | |
| i2419 — 引导:禁用偏斜消除校准时,ROM 不会检查是否启用了偏斜消除校准 | |
| i2457 — 引导:UART 传输中的数据丢失导致引导失败 | |
| C7x SE | i2120 — C71x:在转置流中对 LEZR 进行非奇偶校验错误检测时 SE 挂起 |
| i2199 — C71x:在非对齐的转置流跨越 AM1 循环缓冲区边界时 SE 返回错误数据 | |
| i2399 — C7x:CPU NLC 模块在中断时未清除状态 | |
| CPSW | i2208 — CPSW:ALE IET 高速数据包丢失 |
| i2401 — CPSW:主机时间戳导致 CPSW 端口锁定 | |
| CSI | i2190 — CSI_RX_IF 在接收不完整的帧后可能进入未知状态 |
| DDR | i2160 — DDR:必须在 LPDDR4 命令总线训练期间定义有效 VRef 范围 |
| i2330 — DDRSS 寄存器配置工具更新 | |
| DSS | i2097 — DSS:禁用连接到重叠区的层可能会导致下一帧期间出现同步丢失 |
| ECC 聚合器 | i2049 — ECC 聚合器:由于出现挂起的 ECC 聚合器中断,IP 时钟停止/复位序列可能挂起 |
| IA | i2196 — IA:IA 中可能出现的死锁情况 |
| MCAN | i2278 — MCAN:当从配置有相同报文 ID 的专用 Tx 缓冲区发送时,报文发送顺序无法保证 |
| i2279 — MCAN:配置有相同报文 ID 的专用 Tx 缓冲区和 Tx 队列的规范更新 | |
| MMCSD | i2312 — MMCSD:HS200 和 SDR104 命令超时窗口太小 |
| i2478 — MMCSD0:不支持 HS400 模式 | |
| OSPI | i2189 — OSPI:控制器 PHY 调优算法 |
| i2249 — OSPI:具有 DDR 时序的内部 PHY 环回和内部焊盘环回时钟模式无法运行 | |
| i2351 — OSPI:控制器不支持带 NAND 闪存的连续读取模式 | |
| i2383 — OSPI:PHY DDR 模式不支持 2 字节地址 | |
| PCIe | i2242 — PCIe:在更改数据速率时,串行器/解串器 PCIe 参考时钟输出暂时禁用 |
| i2243 — PCIe:不满足在 L1.2 子状态期间禁用输出 refclk 的时序要求 | |
| i2326 — PCIe:当 MAIN_PLLx 运行在启用 SSC 所必需的分数模式下时,不符合 PCIe Refclk 抖动限制 | |
| PLL | i2424 — PLL:PLL 编程序列可能会导致 PLL 不稳定 |
| PRG | i2253 — PRG:CTRL_MMR STAT 寄存器是 POK 阈值失效的不可靠指示器 |
| PSIL | i2137 — 时钟停止操作可能会导致异常行为 |
| RAT | i2062 — RAT:即使设置了“错误记录禁用”,仍会触发错误中断 |
| 复位 | i2407 — RESET:: MCU_RESETz 置位为低电平时 MCU_RESETSTATz 不可靠 |
| SGMII | i2362—10-100M SGMII:Marvell PHY 没有忽略前导码字节,而导致链路故障 |
| USART | i2310 — USART:错误地清除/触发超时中断 |
| i2311 — USART:虚假 DMA 中断 | |
| USB | i2409 — USB2 PHY 由于短暂挂起锁定 |