ZHCZ030A March   2024  – April 2025 AM67 , AM67A , TDA4AEN-Q1 , TDA4VEN-Q1

 

  1.   1
  2. 1受影响的模块
  3. 2命名规则、封装编号法和修订版本标识
    1. 2.1 器件和开发支持工具命名规则
    2. 2.2 支持的器件
    3. 2.3 封装编号法和修订版本标识
  4. 3器件修订版本 1.0 使用说明和公告
    1. 3.1 器件修订版本 1.0 使用说明
      1.      i2134
    2. 3.2 器件修订版本 1.0 公告
      1.      i2049
      2.      i2062
      3.      i2097
      4.      i2120
      5.      i2137
      6.      i2160
      7.      i2189
      8.      i2190
      9.      i2196
      10.      i2199
      11.      i2208
      12.      i2242
      13.      i2243
      14.      i2249
      15.      i2253
      16.      i2278
      17.      i2279
      18.      i2310
      19.      i2311
      20.      i2312
      21.      i2326
      22.      i2330
      23.      i2351
      24.      i2362
      25.      i2366
      26.      i2372
      27.      i2383
      28.      i2399
      29.      i2401
      30.      i2407
      31.      i2409
      32.      i2410
      33.      i2419
      34.      i2424
      35.      i2431
      36.      i2436
      37.      i2457
      38.      i2478
  5.   商标
  6. 4修订历史记录

i2249

OSPI:具有 DDR 时序的内部 PHY 环回和内部焊盘环回时钟模式无法运行

详细信息

OSPI 内部 PHY 环回模式和内部焊盘环回模式采用“启动沿作为捕获沿”(相同的边沿捕获或 0 周期时序)。

可编程接收延迟线 (Rx PDL) 用于补偿往返延迟(Tx 时钟至闪存器件、闪存时钟至输出以及闪存数据至控制器)。

在内部环回模式和 IO 环回模式的情况下,Rx PDL 的总延迟不足以补偿往返延迟,因此不能使用这些模式。

下表介绍了 OSPI 控制器中推荐的时钟拓扑。在 DDR 模式下,此处未描述的所有其他模式都受本公告的影响,不推荐作为时钟拓扑。

表 3-1 OSPI 时钟拓扑
时钟模式术语 CONFIG_REG.PHY_MODE_ENABLE READ_DATA_CAPTURE.BYPASS READ_DATA_CAPTURE.DQS_EN 电路板实现
无环回、无 PHY 0(PHY 禁用) 1(禁用调整后的环回时钟) X 无。依靠内部时钟。最大频率 50MHz。
具有 PHY 的外部电路板环回 1(PHY 启用) 0(启用调整后的环回时钟) 0(DQS 禁用) 外部电路板环回 (OSPI_LOOPBACK_CLK_SEL = 0)
具有 PHY 的 DQS 1(PHY 启用) x(DQS 启用具有优先级) 1(DQS 启用) 连接到 SOC DQS 引脚的存储器选通

权变措施

无。请根据介绍的表格,使用未受影响的时钟模式之一