ZHCZ030A March   2024  – April 2025 AM67 , AM67A , TDA4AEN-Q1 , TDA4VEN-Q1

 

  1.   1
  2. 1受影响的模块
  3. 2命名规则、封装编号法和修订版本标识
    1. 2.1 器件和开发支持工具命名规则
    2. 2.2 支持的器件
    3. 2.3 封装编号法和修订版本标识
  4. 3器件修订版本 1.0 使用说明和公告
    1. 3.1 器件修订版本 1.0 使用说明
      1.      i2134
    2. 3.2 器件修订版本 1.0 公告
      1.      i2049
      2.      i2062
      3.      i2097
      4.      i2120
      5.      i2137
      6.      i2160
      7.      i2189
      8.      i2190
      9.      i2196
      10.      i2199
      11.      i2208
      12.      i2242
      13.      i2243
      14.      i2249
      15.      i2253
      16.      i2278
      17.      i2279
      18.      i2310
      19.      i2311
      20.      i2312
      21.      i2326
      22.      i2330
      23.      i2351
      24.      i2362
      25.      i2366
      26.      i2372
      27.      i2383
      28.      i2399
      29.      i2401
      30.      i2407
      31.      i2409
      32.      i2410
      33.      i2419
      34.      i2424
      35.      i2431
      36.      i2436
      37.      i2457
      38.      i2478
  5.   商标
  6. 4修订历史记录

i2383

OSPI:PHY DDR 模式不支持 2 字节地址

详细信息:

当 OSPI 控制器配置为在 PHY DDR 模式中进行 2 字 节寻址时,内部状态机将发送的地址字节数失配为值 1(而不是 2)。这会导致状态机在地址阶段锁定,使 PHY DDR 模式不可运行。

使用任何 Tap 模式或 PHY SDR 模式时,不会发生此问题。在 PHY DDR 模式下使用 4 字节寻址时,也不会出现此问题。

权变措施:

对于具有可编程地址字节设置的兼容 OSPI 存储器,请将闪存上所需的地址字节数从 2 设置为 4。这可能涉及发送一条特定命令以更改地址字节和/或在闪存上写入配置寄存器。完成后,将在控制器设置中发送的地址字节数从 2 更新为 4。

对于仅支持 2 字节寻址且无法重新编程的兼容 OSPI 存储器,PHY DDR 模式将与该存储器不兼容。替代模式包括:

  • PHY SDR 模式
  • TAP(无 PHY)DDR 模式
  • TAP(无 PHY)SDR 模式