ZHCZ030A March 2024 – April 2025 AM67 , AM67A , TDA4AEN-Q1 , TDA4VEN-Q1
PCIe:不满足在 L1.2 子状态期间禁用输出 refclk 的时序要求
PCIe 基本规范要求 Refclk 在进入 L1.2 子状态时在 CLKREQ# 置为无效的 100ns 内达到空闲电气状态(请参阅 TL1O_REFCLK_OFF 参数)。
由于硬件不会自动选通 Refclk,因此当从器件拉取 Refclk 时,无法满足该时序要求。必须由软件通过写入 SERDES_RST 寄存器中的 PHY_EN_REFCLK 字段来执行 Refclk 选通。
因此,Refclk 不能在 L1.2 子状态中选通。通常,允许 Refclk 在 L1.2 子状态下运行不会导致任何功能问题。但是,如果系统需要在 100ns 内选通过 Refclk,则无法支持 L1.2 子状态。
使用外部 Refclk 发生器提供 PCIe 参考时钟