ZHCUCS6 February 2025 AMC131M03 , MSPM0G1507
此参考设计附带三个不同选项,可在 LMK1C1104 上提供必要的时钟输入,以驱动四个相同的同相时钟信号 CLKIN1 至 CLKIN4、从而确保所有 ADC 以相互同步的方式运行和收集数据样本。BAW 和 XTAL 配置均测试成功,但未测试 PWM 选项。
MSPM0G3507 MCU 配置为将 CPU 时钟 (MCLK) 设置为 79.87MHz,将所有 AMC131M03 设备的 M0_CLKOUT 时钟信号设置为 8.192MHz。16.384MHz 或 32.768MHz 的外部 XTAL 馈送至 PLL 模块,它乘以和除以特定因数,得出 79.87MHz 的 MCLK 频率(CPU 时钟速度)。32.768kHz 的内部 LFOSC 用作器件辅助 RTC 时钟 (RTCCLK) 的时钟源。