2.7GHz 采样率的 SNR 测量测试步骤如下:
- 模拟图 7-1 所示的硬件设置,然后通过可变带通滤波器将输入信号提供给 TIDA-01022 设计的通道 1 的 J12 SMA 连接器。
- 将高速 USB3.0 和 USB2.0 电缆连接到采集 PC。
- 向 J55 电源连接器提供 12V、4A 直流电源,向 TSW14J56 采集卡提供 5V 电源。
如需测量信号链 SNR,请使用 HSDC TID GUI 进行以下配置:
- 使用 J32 连接器,借助与 LMK61E2 振荡器编程工具关联的 USB2ANY 编程器在频率为 33.75MHz 时对 LMK61E2 器件进行编程。在编程前将器件地址设置为 0x5A。
- 在零延迟 PLL 模式下,在 33.75MHz SYSREF 频率下对 LMK04828 进行编程,以提供 SYSREFREQ 和 SYNC 信号,同时将 33.75MHz OSCout 作为 LMX2594 的参考。
- LMK04828 还会为 FPGA 采集卡生成 270MHz 的 FPGA 参考电压、270MHz 的 FPGA 内核时钟 以及 33.75MHz 的 FPGA SYSREF。
- 在 33.75MHz 频率下对 LMX2594_A 的 2.7GHz DEVCLK 和 SYSREF 进行编程。
- 通过加载“Low-Level”页面中的配置文件来配置 ADC12DJ3200 JMODE-2(双通道模式)。
使用 HSDC Pro GUI 建立 JESD204B 链路:
- 在为 TSW14J56 供电后,建立与双通道模式 (JMODE2) 的连接。
- 提供 ADC 输出数据和 ADC 输入目标频率的数据速率采样频率。
- 在建立 JESD204B 连接后,从信号发生器将输入信号馈入 J12。
- 采集频谱并记录 SNR 性能。
- 使用不同的输入和采样频率重复测试,并将结果制成表格。
注: TIDA-01022 设计文件夹包含生成不同的采样率的必要配置文件:2.7 GHz 和 3 GHz。