ZHCT435A October   2023  – June 2024 TMS320F280021 , TMS320F280021-Q1 , TMS320F280023 , TMS320F280023-Q1 , TMS320F280023C , TMS320F280025 , TMS320F280025-Q1 , TMS320F280025C , TMS320F280025C-Q1 , TMS320F280033 , TMS320F280034 , TMS320F280034-Q1 , TMS320F280036-Q1 , TMS320F280036C-Q1 , TMS320F280037 , TMS320F280037-Q1 , TMS320F280037C , TMS320F280037C-Q1 , TMS320F280038-Q1 , TMS320F280038C-Q1 , TMS320F280039 , TMS320F280039-Q1 , TMS320F280039C , TMS320F280039C-Q1 , TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1 , TMS320F28075 , TMS320F28075-Q1 , TMS320F28076 , TMS320F28374D , TMS320F28374S , TMS320F28375D , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376D , TMS320F28376S , TMS320F28377D , TMS320F28377D-EP , TMS320F28377D-Q1 , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378D , TMS320F28378S , TMS320F28379D , TMS320F28379D-Q1 , TMS320F28379S , TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S , TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4.   引言
  5.   IEC 60730 和 UL 1998 分级概述
    1.     C2000 各器件系列的功能
  6.   C2000 安全配套资料
    1.     入门
    2.     功能安全手册
    3.     软件配套资料
  7.   在 C2000 实时 MCU 上实施可接受措施
    1.     实施步骤
    2.     映射示例
    3.     其他最佳实践
  8.   将可接受控制措施映射到 C2000 唯一标识符
    1.     唯一标识符参考
    2.     CPU 相关故障
    3.     中断相关故障
    4.     时钟相关故障
    5.     存储器相关故障
    6.     内部数据路径故障
    7.     输入/输出相关故障
    8.     通信、监控器件和定制芯片故障
  9.   术语表
  10.   参考资料

内部数据路径故障

表 13 内部数据路径故障到唯一 ID 的映射
元件 B/1 级 (1) C/2 级 (1) 可接受措施 (2) C2000 唯一 ID (3)
定义 说明 F2837x
F2807x
F2838x F28004x F28002x F28003x F280013x F280015x
5.1 数据 rq H.2.19.8.2
A7.3.2
字保护,支持 single-bit 奇偶校验 SRAM2 SRAM2 SRAM2 SRAM2 - SRAM2 SRAM2
- - - - ROM15 - -
rq H.2.18.15
A7.1.19
相互比较 CPU1 CPU1 CPU1 - CPU1 - -
CLA1 CLA1 CLA1 - CLA1 - -
H.2.18.3
A7.1.6
独立硬件比较器 - - - - - - CPU21
H.2.19.8.1
A7.3.1
字保护,支持 multi-bit 冗余,包括地址 FLASH1 FLASH1 FLASH1 FLASH1 FLASH1 NWFLASH1 NWFLASH1
SRAM1 SRAM1 SRAM1 SRAM1 SRAM1 SRAM1 SRAM1
H.2.18.22
A7.1.24
测试模式 SRAM3 SRAM3 SRAM3 SRAM3 SRAM3 SRAM3 SRAM3
SRAM13 SRAM13 SRAM13 SRAM13 SRAM13 SRAM13 SRAM13
SRAM14 SRAM14 SRAM14 SRAM14 SRAM14 SRAM14 SRAM14
FLASH6 FLASH6 FLASH6 FLASH6 FLASH6 NWFLASH14 NWFLASH14
- - - - - NWFLASH15 NWFLASH15
H.2.18.14
A7.1.18
协议测试 INC1 INC1 INC1 INC1 INC1 INC1 INC1
INC8 INC8 INC8 INC8 INC8 INC8 INC8
INC9 INC9 INC9 INC9 INC9 INC9 INC9
5.2 寻址 rq H.2.19.8.2
A7.3.2
字保护,支持 single-bit 冗余,包括地址 SRAM2 SRAM2 SRAM2 SRAM2 - SRAM2 SRAM2
rq H.2.18.15
A7.1.19
相互比较 CPU1 CPU1 CPU1 - CPU1 - -
CLA1 CLA1 CLA1 - CLA1 - -
H.2.18.3
A7.1.6
独立硬件比较器 - - - - - - CPU21
H.2.19.8.1
A7.1.6
字保护,支持 multi-bit 冗余,包括地址 FLASH1 FLASH1 FLASH1 FLASH1 FLASH1 NWFLASH1 NWFLASH1
SRAM1 SRAM1 SRAM1 SRAM1 SRAM1 SRAM1 SRAM1
H.2.18.22
A7.1.24
测试模式,包括地址 FLASH6 FLASH6 FLASH6 FLASH6 FLASH6 NWFLASH15 NWFLASH15
Rq:所示等级的标准需要故障模式的覆盖率(请参阅表 2)。可能有多个可接受措施供选择。
有关可接受措施及其定义的完整列表,请参阅 IEC/UL 规范。
有关每个 ID 所对应的说明和实现建议,请参阅器件特定功能安全手册。