ZHCSLU1C October   2022  – October 2025 LM64440-Q1 , LM64460-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
    1. 5.1 可润湿侧翼
    2. 5.2 针对间隙和 FMEA 进行引脚排列设计
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 计时特点
    7. 6.7 系统特性
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  输入电压范围(VIN1、VIN2)
      2. 7.3.2  输出电压设定值 (FB)
      3. 7.3.3  精密使能和输入电压 UVLO (EN)
      4. 7.3.4  MODE/SYNC 运行
        1. 7.3.4.1 基于电平的 MODE/SYNC 控制
        2. 7.3.4.2 脉冲相关 MODE/SYNC 控制
      5. 7.3.5  时钟锁定
      6. 7.3.6  电源正常监视器 (PGOOD)
      7. 7.3.7  辅助电源稳压器(VCC、BIAS)
      8. 7.3.8  自举电压和 UVLO (CBOOT)
      9. 7.3.9  展频
      10. 7.3.10 软启动和从压降中恢复
      11. 7.3.11 过流和短路保护
      12. 7.3.12 热关断
      13. 7.3.13 输入电源电流
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 待机模式
      3. 7.4.3 工作模式
        1. 7.4.3.1 CCM 模式
        2. 7.4.3.2 AUTO 模式 – 轻负载运行
          1. 7.4.3.2.1 二极管仿真
          2. 7.4.3.2.2 频率折返
        3. 7.4.3.3 FPWM 模式 – 轻负载运行
        4. 7.4.3.4 最短导通时间(高输入电压)运行
        5. 7.4.3.5 压降
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计 1 — 2.1MHz 时的汽车同步 6A 降压稳压器
        1. 8.2.1.1 设计要求
      2. 8.2.2 设计 2 — 2.1MHz 时的汽车同步 4A 降压稳压器
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
          1. 8.2.2.2.1  使用 WEBENCH® 工具创建定制设计方案
          2. 8.2.2.2.2  设置输出电压
          3. 8.2.2.2.3  选择开关频率
          4. 8.2.2.2.4  电感器选型
          5. 8.2.2.2.5  输出电容器选型
          6. 8.2.2.2.6  输入电容器选型
          7. 8.2.2.2.7  自举电容器
          8. 8.2.2.2.8  VCC 电容器
          9. 8.2.2.2.9  辅助电源连接
          10. 8.2.2.2.10 前馈网络
          11. 8.2.2.2.11 输入电压 UVLO
        3. 8.2.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 热设计和布局
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方产品免责声明
      2. 9.1.2 开发支持
        1. 9.1.2.1 使用 WEBENCH® 工具创建定制设计方案
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

引脚配置和功能

LM64440-Q1 LM64460-Q1 22 引脚增强型 HotRod™ VQFN-FCRLFRYF 封装(顶视图)图 5-1 22 引脚增强型 HotRod VQFN-FCRLFRYF 封装(顶视图)
表 5-1 引脚功能
引脚 类型(1) 说明
名称 编号
CBOOT 1 P 高侧驱动程序电源导轨。在 SW 和 CBOOT 间连接一个 100nF 电容器。内部自举二极管连接到 VCC,并在 SW 为低电平时允许自举电容器充电。
NC 2 无内部连接
BIAS 3 P 内部 LDO 输入。连接到输出电压点以提高效率。将一个可选的优质 0.1µF 至 1µF 电容器从该引脚连接到 GND,以提高防噪性能。如果输出电压高于 12V,则将 BIAS 连接至 GND。
VCC 4 O 内部 LDO 输出。VCC 为内部控制电路供电。不要连接至任何外部负载。在 VCC 和 GND 之间连接一个 1µF 优质电容器。
FB 5 I 内部控制环路的输出电压反馈输入。连接到输出电压检测点,以提供 3.3V 或 5V 固定输出电压设置。连接到反馈分压器抽头点以设置可调输出电压。请勿悬空或连接至 GND。
PGOOD 6 O 漏极开路电源正常状态指示器输出。通过限流电阻器将 PGOOD 上拉至合适的电压电源。高电平 = 电源正常,低电平 = 故障。当 EN = 低电平且 VIN > 1V 时,PGOOD 输出变为低电平。
MODE/SYNC 7 I MODE/SYNC 控制 LM64460-Q1 的运行模式。模式包括自动模式(自动 PFM/PWM 运行)、FPWM 以及与外部时钟的同步。同步后,时钟在外部时钟信号的上升沿触发。此外,展频运行由该引脚控制。请参阅 MODE/SYNC 操作。请勿将该引脚悬空。
EN 8 I 使能输入和欠压锁定 (UVLO) 编程引脚。如果 EN 电压低于 0.4V,则转换器处于关断模式,所有功能均被禁用。如果 EN 电压大于 1.263V(且 VCC 电压高于 UVLO 阈值),则转换器处于工作状态并进行切换。使用精密使能功能设置具有磁滞功能的可调节输入电压 UVLO。请参阅 精密使能和输入电压 UVLO (EN)
NC 9 无内部连接
VIN2 10 P 转换器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND2。必须为 VIN1 提供低阻抗连接。
NC 11 无内部连接
PGND2 12 G 内部低侧 MOSFET 的电源接地连接。连接到系统地。必须为 PGND1 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN2。
NC 13 无内部连接
SW1 14 P 转换器的开关节点。连接到输出电感器。
SW2 15
SW3 16
NC 17 无内部连接
PGND1 18 G 内部低侧 MOSFET 的电源地。连接到系统地。必须为 PGND2 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN1。
NC 19 无内部连接
VIN1 20 P 转换器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND1。必须为 VIN2 提供低阻抗连接。
NC 21 无内部连接
SW4 22 P 转换器的开关节点。连接到自举电容器。
GND G 封装的外露焊盘内部连接到接地端。外露焊盘必须使用多个散热过孔连接到 PCB 内层系统接地平面,以降低热阻抗。请参阅布局指南
P = 电源,G = 地,I = 输入,O = 输出