ZHCSH72K September   2011  – October 2025 LMK00301

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VCC 和 VCCO 电源
    4. 8.4 器件功能模式
      1. 8.4.1 时钟输入
      2. 8.4.2 时钟输出
        1. 8.4.2.1 基准输出
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 驱动时钟输入
        2. 9.2.1.2 晶体接口
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 终止和使用时钟驱动器
          1. 9.2.2.1.1 直流耦合差分操作的端接
          2. 9.2.2.1.2 交流耦合差分操作的端接
          3. 9.2.2.1.3 单端操作的端接
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 电源时序
      2. 9.3.2 电流消耗和功率耗散计算
        1. 9.3.2.1 功率耗散示例 1:独立 VCC 和 VCCO 电源且含未使用输出
        2. 9.3.2.2 功率耗散示例 2:最坏情况下的功耗
      3. 9.3.3 电源旁路
        1. 9.3.3.1 电源纹波抑制
      4. 9.3.4 热管理
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

引脚配置和功能

LMK00301 RHS 封装48 引脚 WQFN顶视图图 5-1 RHS 封装48 引脚 WQFN顶视图
表 5-1 引脚功能(4)
引脚 类型(1) 说明
名称 编号
CLKin_SEL0 19 I 时钟输入选择引脚(3)
CLKin_SEL1 22
CLKin0 20 I 通用时钟输入 0(差分或单端)
CLKin0* 21
CLKin1 40 I 通用时钟输入 1(差分或单端)
CLKin1* 40
CLKoutA_TYPE0 14 I A 组输出缓冲器类型选择引脚(3)
CLKoutA_TYPE1 47
CLKoutB_TYPE0 23 I B 组输出缓冲器类型选择引脚(3)
CLKoutB_TYPE1 39
CLKoutA0 1 O 差分时钟输出 A0。输出类型由 CLKoutA_TYPE 引脚设定。
CLKoutA0* 2
CLKoutA1 3 O 差分时钟输出 A1。输出类型由 CLKoutA_TYPE 引脚设定。
CLKoutA1* 4
CLKoutA2 6 O 差分时钟输出 A2。输出类型由 CLKoutA_TYPE 引脚设定。
CLKoutA2* 7
CLKoutA3 9 O 差分时钟输出 A3。输出类型由 CLKoutA_TYPE 引脚设定。
CLKoutA3* 10
CLKoutA4 11 O 差分时钟输出 A4。输出类型由 CLKoutA_TYPE 引脚设定。
CLKoutA4* 12
CLKoutB4* 25 O 差分时钟输出 B4。输出类型由 CLKoutB_TYPE 引脚设定。
CLKoutB4 26
CLKoutB3* 27 O 差分时钟输出 B3。输出类型由 CLKoutB_TYPE 引脚设定。
CLKoutB3 28
CLKoutB2* 30 O 差分时钟输出 B2。输出类型由 CLKoutB_TYPE 引脚设定。
CLKoutB2 31
CLKoutB1* 33 O 差分时钟输出 B1。输出类型由 CLKoutB_TYPE 引脚设定。
CLKoutB1 34
CLKoutB0* 35 O 差分时钟输出 B0。输出类型由 CLKoutB_TYPE 引脚设定。
CLKoutB0 36
DAP DAP GND 裸片连接焊盘连接到 PCB 接地平面以实现散热。
GND 13、18、24、37、43、48 GND 接地
NC 38 内部未连接。引脚可以悬空、接地或以其他方式连接到绝对最大额定值 中规定的电源电压范围内的任何电位。
OSCin 16 I 晶体的输入。也可由 XO、TCXO 或其他外部单端时钟驱动。
OSCout 17 O 晶体的输出。如果 OSCin 由单端时钟驱动,则将 OSCout 保持悬空。
REFout 44 O LVCMOS 基准输出。通过将 REFout_EN 引脚拉至高电平来使能输出。
REFout_EN 46 I REFout 使能输入。使能信号与所选时钟输入内部同步。(3)
VCC 15、42 PWR 内核和输入缓冲器块的电源。Vcc 电源工作电压为 3.3V。使用靠近每个 Vcc 引脚放置的 0.1µF、低 ESR 电容器进行旁路。
VCCOA 5、8 PWR A 组输出缓冲器的电源。VCCOA 工作电压为 3.3V 或 2.5V。VCCOA 引脚在内部相互连接。使用靠近每个 Vcco 引脚放置的 0.1µF、低 ESR 电容器进行旁路。(2)
VCCOB 29、32 PWR B 组输出缓冲器的电源。VCCOB 工作电压为 3.3V 或 2.5V。VCCOB 引脚在内部相互连接。使用靠近每个 Vcco 引脚放置的 0.1µF、低 ESR 电容器进行旁路。(2)
VCCOC 45 PWR REFout 输出缓冲器的电源。VCCOC 工作电压为 3.3V 或 2.5V。使用靠近每个 Vcco 引脚放置的 0.1µF、低 ESR 电容器进行旁路。(2)
I = 输入,O = 输出,PWR = 电源
当不需要区分,或可根据输出组/类型推断输出电源时,输出电源电压或引脚(VCCOA、VCCOB 和 VCCOC)通常统称为 VCCO
CMOS 控制输入,具有内部下拉电阻器。
任何未使用的输出引脚都必须以最短的覆铜长度保持悬空(请参阅时钟输出 中的注释);或者,如果连接到传输线,则必须正确端接,或在可能的情况下禁用或设置为高组态(如果可能)。有关输出配置,请参阅时钟输出;有关输出接口和端接技术,请参阅终止和使用时钟驱动器