ZHCSH72K September   2011  – October 2025 LMK00301

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VCC 和 VCCO 电源
    4. 8.4 器件功能模式
      1. 8.4.1 时钟输入
      2. 8.4.2 时钟输出
        1. 8.4.2.1 基准输出
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 驱动时钟输入
        2. 9.2.1.2 晶体接口
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 终止和使用时钟驱动器
          1. 9.2.2.1.1 直流耦合差分操作的端接
          2. 9.2.2.1.2 交流耦合差分操作的端接
          3. 9.2.2.1.3 单端操作的端接
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 电源时序
      2. 9.3.2 电流消耗和功率耗散计算
        1. 9.3.2.1 功率耗散示例 1:独立 VCC 和 VCCO 电源且含未使用输出
        2. 9.3.2.2 功率耗散示例 2:最坏情况下的功耗
      3. 9.3.3 电源旁路
        1. 9.3.3.1 电源纹波抑制
      4. 9.3.4 热管理
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

说明

LMK00301 是一款 3GHz、10 路输出差分扇出缓冲器,旨在用于高频、低抖动时钟和数据分配以及电平转换。可以从两个通用输入或一个晶体输入中选择输入时钟。所选择的输入时钟被分配到两组输出,每组输出包含 5 个差动输出和 1 个 LVCMOS 输出。两个差分输出组都可以独立配置为 LVPECL、LVDS 或 HCSL 驱动器,也可禁用。LVCMOS 输出具有用于在启用或禁用时实现无短脉冲运行的同步使能输入。LMK00301 由一个 3.3V 内核电源和三个独立的 3.3V 或 2.5V 输出电源供电运行。

LMK00301 具有高性能、多用途和高功效特性,该器件旨在替代固定输出缓冲器器件,同时还能增加系统中的时序余裕。LMK00301 提供一种设计版本,即 LMK00301A,该版本在内核和输出电源域之间没有电源时序要求。

封装信息
器件型号 封装(1) 封装尺寸(3)
LMK00301(2) RHS(WQFN,48) 7.00mm × 7.00mm
有关更多信息,请参阅 节 12
LMK00301A 是一款可订购的设计版本,可在数据表末尾的可订购产品附录中找到。
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
LMK00301 功能方框图功能方框图